蒋林
- 作品数:4 被引量:13H指数:2
- 供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
- 发文基金:国家高技术研究发展计划国家科技重大专项更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 160Gbit/s交叉连接芯片总体方案设计被引量:1
- 2004年
- 首先在明确40Gbit/sSDH(STM 256)光纤通信设备要求的基础上,确定了芯片与外围电路的电路、功能和时序接口,制订了满足设备需要并利于ASIC实现的芯片技术规范;其次,进行了芯片的总体方案设计,按照自顶向下的全正向设计方法进行了芯片的逻辑结构设计,并合理安排了芯片的寄存器结构;行为级仿真结果表明,方案是可行的.
- 蒋林章倩苓吕建东
- 关键词:同步数字体系数字交叉连接专用集成电路光纤通信设备ASIC芯片
- 基于GF(2^n)的ECC协处理器芯片设计被引量:4
- 2003年
- 文章讨论了定义在GaloisField(GF)2有限域上椭圆曲线密码体制(ECC)协处理器芯片的设计。首先在详细分析基于GF(2n)ECC算法的基础上提取了最基本和关键的运算,并提出了通过协处理器来完成关键运算步骤,主处理器完成其它运算的ECC加/解密实现方案。其次,进行了加密协处理器体系结构设计,在综合考虑面积、速度、功耗的基础上选择了全串行方案来实现GF(2n)域上的乘和加运算。然后,讨论了加密协处理器芯片的电路设计和仿真、验证问题。最后讨论了芯片的物理设计并给出了样片的测试结果。
- 蒋林章倩苓谢晓燕
- 关键词:ECC椭圆曲线密码体制公钥密码体制
- 时钟提取与抖动衰减数字锁相环设计研究被引量:8
- 2003年
- 文章简要介绍了数字锁相环(DPLL)的工作原理,重点提出了用于V5接口芯片中的时钟提取锁相环和抖动衰减锁相环的设计,并对其进行了分析.
- 蒋林章倩苓谢晓燕
- 关键词:时钟提取数字锁相环V5接口专用集成电路
- 40G SDH(STM-256)光纤通信设备与系统关键ASIC开发
- 论文报告了博士后期间进行的两方面研究工作:一、40G SDH(STM-256)光纤通信设备与系统关键ASIC开发;二、高强度加密引擎研究.第一方面的工作属于通信专用集成电路开发领域,研究任务来源于两项国家任务:国家'十五...
- 蒋林
- 关键词:专用集成电路数字交叉连接椭圆曲线密码体制
- 文献传递