您的位置: 专家智库 > >

黄国臣

作品数:3 被引量:0H指数:0
供职机构:重庆邮电大学更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 1篇期刊文章
  • 1篇学位论文
  • 1篇专利

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇解码
  • 2篇音频
  • 2篇基于FPGA
  • 2篇FLAC
  • 1篇硬件
  • 1篇硬件解码
  • 1篇硬解码
  • 1篇右声道
  • 1篇智能家居
  • 1篇声道
  • 1篇去相关
  • 1篇左右声道
  • 1篇网络
  • 1篇网络播放
  • 1篇网络播放器
  • 1篇网络音频
  • 1篇文件缓存
  • 1篇解码方法
  • 1篇缓存
  • 1篇FPGA

机构

  • 3篇重庆邮电大学

作者

  • 3篇黄国臣
  • 2篇吉福生
  • 2篇刘乔寿

传媒

  • 1篇电子技术应用

年份

  • 2篇2016
  • 1篇2015
3 条 记 录,以下是 1-3
排序方式:
一种基于FPGA的FLAC硬件解码器及解码方法
本发明公开了一种基于FPGA的FLAC硬件解码器及解码方法,解码器包括FLAC文件缓存模块、预处理模块、主控模块、元数据解析模块、帧同步模块、帧解码模块、左右声道缓存控制器、逆去相关模块、I2S接口模块,晶振,SRAM芯...
刘乔寿黄国臣吉福生
文献传递
基于FPGA的高保真网络音频播放器的设计与实现
随着科技的发展和生活水平的提高,人们越来越注重生活的品质,智能家居的出现极大地满足了人们的这种需求。智能家庭音乐系统作为智能家居的一个子系统,是人们追求高品质生活的集中体现。而网络音频播放器是智能家庭音乐系统的核心,在其...
黄国臣
关键词:智能家居网络播放器硬件解码
文献传递
基于FPGA的FLAC音频硬解码的设计与实现
2016年
针对高保真FLAC音频播放系统中软件解码效率低下、占用系统资源大的问题,提出一种基于FPGA的FLAC音频硬解码的设计方案。分析了FLAC音频基本编解码原理,并详细介绍了基于现场可编程门阵列(FPGA)器件的FLAC解码器各模块的设计思想和实现。利用Verilog语言在Quartus II的开发环境中进行设计输入与仿真验证。实验测试结果表明,该FLAC解码器设计灵活、工作稳定可靠、解码效率高,可作为IP核应用于不同SoC的无损音频播放系统中。
刘乔寿黄国臣吉福生
关键词:FPGAFLAC硬解码IP核
共1页<1>
聚类工具0