您的位置: 专家智库 > >

白旭

作品数:4 被引量:7H指数:1
供职机构:中国科学院信息工程研究所更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇专利
  • 1篇期刊文章

领域

  • 3篇自动化与计算...

主题

  • 2篇低时延
  • 2篇行情
  • 2篇时延
  • 2篇字段
  • 2篇解码
  • 2篇金融
  • 2篇金融应用
  • 2篇缓存
  • 2篇缓存器
  • 1篇阵列
  • 1篇实例化
  • 1篇数据标准
  • 1篇数据标准化
  • 1篇配置数据
  • 1篇总线
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇消息总线
  • 1篇可编程逻辑
  • 1篇可编程逻辑门...

机构

  • 4篇中国科学院
  • 1篇北京特种工程...

作者

  • 4篇白旭
  • 3篇戴琼
  • 2篇唐球
  • 2篇杨嘉佳
  • 2篇姜磊
  • 1篇刘燕兵
  • 1篇贾佳
  • 1篇张望
  • 1篇孟渊

传媒

  • 1篇计算机应用

年份

  • 1篇2022
  • 1篇2019
  • 1篇2017
  • 1篇2016
4 条 记 录,以下是 1-4
排序方式:
一种数据标准化智能处理方法及装置
本发明公开了一种数据标准化智能处理方法及装置。该方法包括:创建初始消息队列;创建结果消息队列;根据初始数据处理策略,从数据仓库中获取、组织待处理的数据,推送到消息总线;对消息总线中的消息进行解析、执行标准化处理,根据结果...
戴琼彭怀梁郝炜白旭刘燕兵童超东
文献传递
基于流水线架构的低时延FAST行情解码装置和方法
本发明涉及一种基于流水线架构的低时延FAST行情解码装置和方法。该装置包括内部总线、控制器和FAST行情数据中各字段的字段解码算子,各字段解码算子分别连接至所述内部总线,在所述控制器的控制下依次完成FAST行情数据中各个...
姜磊唐球戴琼苏马静杨嘉佳白旭
基于高层次综合的AES算法研究与设计被引量:7
2017年
由于对广泛使用的AES算法的性能要求越来越高,基于软件的密码算法已经越来越难以满足高吞吐量密码破解的需求,因此越来越多的算法利用现场可编程逻辑门阵列(FPGA)平台进行加速。针对AES算法在FPGA硬件上存在的开发复杂度高且开发周期长等问题,采用高层次综合(HLS)设计方法,使用高级程序语言描述并设计AES硬件加速算法。首先利用循环展开等提高运算并行度;其次使用资源平衡技术进行优化,充分利用片上存储和电路资源;最后添加全流水结构,提高整体设计的时钟频率和吞吐量,同时也详细对比分析基准设计、利用结构展开、资源均衡以及流水线优化方法的设计。经过实验表明,在Xilinx xc7z020clg484 FPGA芯片上,最终AES算法的时钟频率最高达到127.06 MHz,而吞吐量达到了16.26 Gb/s,较之基准的AES设计,性能提升了三个数量级。
张望贾佳孟渊白旭
关键词:高级加密标准现场可编程逻辑门阵列
基于流水线架构的低时延FAST行情解码装置和方法
本发明涉及一种基于流水线架构的低时延FAST行情解码装置和方法。该装置包括内部总线、控制器和FAST行情数据中各字段的字段解码算子,各字段解码算子分别连接至所述内部总线,在所述控制器的控制下依次完成FAST行情数据中各个...
姜磊唐球戴琼苏马婧杨嘉佳白旭
文献传递
共1页<1>
聚类工具0