您的位置: 专家智库 > >

张元瑞

作品数:4 被引量:3H指数:1
供职机构:天津工业大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 1篇期刊文章
  • 1篇学位论文
  • 1篇会议论文
  • 1篇专利

领域

  • 3篇自动化与计算...
  • 1篇电子电信

主题

  • 4篇优化算法
  • 3篇容错
  • 3篇处理器
  • 3篇处理器阵列
  • 2篇电路
  • 2篇容错技术
  • 2篇集成电路
  • 2篇大规模集成电...
  • 1篇阵列
  • 1篇VLSI
  • 1篇超大规模集成
  • 1篇超大规模集成...
  • 1篇高性能

机构

  • 4篇天津工业大学

作者

  • 4篇张元瑞
  • 3篇武继刚
  • 2篇段新明
  • 1篇王琬茹
  • 1篇李媛媛
  • 1篇孙学梅

传媒

  • 1篇计算机科学

年份

  • 1篇2013
  • 1篇2012
  • 2篇2011
4 条 记 录,以下是 1-4
排序方式:
可重构阵列的同步性能优化算法被引量:3
2012年
可重构多处理器阵列上的容错技术可用来重构含有故障单元的处理器阵列,以便获得最大可用的目标阵列。现有的研究成果主要侧重于重构算法的构造,还没有涉及对重构后目标阵列的同步通讯性能的研究。提出了一种改善目标阵列同步通讯性能的电路优化算法,用来降低目标阵列行与行之间通讯的延时,使得相邻两行处理器的通讯尽可能达到同步。实验结果表明,提出的算法对不同大小、不同故障率的阵列都有相应的同步通讯性能的改善。
张元瑞武继刚段新明
关键词:容错
可重构阵列的同步性能优化算法
可重构多处理器阵列上的容错技术是用来重构含有故障单元的处理器阵列,以便获得最大可用的目标阵列。现有的研究成果主要侧重于重构算法的构造,还没有涉及对重构后目标阵列的同步通讯性能的研究。本文提出了一种改善目标阵列同步通讯性能...
张元瑞武继刚段新明
关键词:超大规模集成电路处理器阵列容错技术
VLSI高性能子阵列的重构及优化算法
二维网状(mesh)的处理器阵列具有规整的结构,能够对图形图像数据进行高效处理。近年来,超大规模集成电路(VLSI)和晶片规模集成电路(WSI)的集成技术和工艺发展的越来越成熟,VLSI和WSI阵列集成密度不断提高,单一...
张元瑞
关键词:优化算法容错技术
大规模集成电路可重构处理器阵列的同步性能优化的方法
本发明属于高性能计算领域,涉及包含故障处理单元的大规模集成电路二维网状处理器阵列的重构问题,以及重构后的同步问题。采用同步性能优化算法包括以下步骤:(1)对目标阵列中处理单元行与行之间的间隔从上往下进行编号为1,2,…,...
武继刚孙学梅李媛媛王琬茹张元瑞
共1页<1>
聚类工具0