2025年7月24日
星期四
|
欢迎来到青海省图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
张元瑞
作品数:
4
被引量:3
H指数:1
供职机构:
天津工业大学
更多>>
发文基金:
国家自然科学基金
更多>>
相关领域:
自动化与计算机技术
电子电信
更多>>
合作作者
武继刚
天津工业大学计算机科学与软件学...
段新明
天津工业大学计算机科学与软件学...
孙学梅
天津工业大学
李媛媛
天津工业大学
王琬茹
天津工业大学
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
期刊文章
1篇
学位论文
1篇
会议论文
1篇
专利
领域
3篇
自动化与计算...
1篇
电子电信
主题
4篇
优化算法
3篇
容错
3篇
处理器
3篇
处理器阵列
2篇
电路
2篇
容错技术
2篇
集成电路
2篇
大规模集成电...
1篇
阵列
1篇
VLSI
1篇
超大规模集成
1篇
超大规模集成...
1篇
高性能
机构
4篇
天津工业大学
作者
4篇
张元瑞
3篇
武继刚
2篇
段新明
1篇
王琬茹
1篇
李媛媛
1篇
孙学梅
传媒
1篇
计算机科学
年份
1篇
2013
1篇
2012
2篇
2011
共
4
条 记 录,以下是 1-4
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
可重构阵列的同步性能优化算法
被引量:3
2012年
可重构多处理器阵列上的容错技术可用来重构含有故障单元的处理器阵列,以便获得最大可用的目标阵列。现有的研究成果主要侧重于重构算法的构造,还没有涉及对重构后目标阵列的同步通讯性能的研究。提出了一种改善目标阵列同步通讯性能的电路优化算法,用来降低目标阵列行与行之间通讯的延时,使得相邻两行处理器的通讯尽可能达到同步。实验结果表明,提出的算法对不同大小、不同故障率的阵列都有相应的同步通讯性能的改善。
张元瑞
武继刚
段新明
关键词:
容错
可重构阵列的同步性能优化算法
可重构多处理器阵列上的容错技术是用来重构含有故障单元的处理器阵列,以便获得最大可用的目标阵列。现有的研究成果主要侧重于重构算法的构造,还没有涉及对重构后目标阵列的同步通讯性能的研究。本文提出了一种改善目标阵列同步通讯性能...
张元瑞
武继刚
段新明
关键词:
超大规模集成电路
处理器阵列
容错技术
VLSI高性能子阵列的重构及优化算法
二维网状(mesh)的处理器阵列具有规整的结构,能够对图形图像数据进行高效处理。近年来,超大规模集成电路(VLSI)和晶片规模集成电路(WSI)的集成技术和工艺发展的越来越成熟,VLSI和WSI阵列集成密度不断提高,单一...
张元瑞
关键词:
优化算法
容错技术
大规模集成电路可重构处理器阵列的同步性能优化的方法
本发明属于高性能计算领域,涉及包含故障处理单元的大规模集成电路二维网状处理器阵列的重构问题,以及重构后的同步问题。采用同步性能优化算法包括以下步骤:(1)对目标阵列中处理单元行与行之间的间隔从上往下进行编号为1,2,…,...
武继刚
孙学梅
李媛媛
王琬茹
张元瑞
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张