您的位置: 专家智库 > >

王力

作品数:3 被引量:3H指数:1
供职机构:电子科技大学更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇软件无线电
  • 2篇无线
  • 2篇无线电
  • 2篇基于FPGA
  • 2篇FPGA
  • 1篇多路
  • 1篇多路开关
  • 1篇信号
  • 1篇信号处理
  • 1篇数字下变频
  • 1篇数字信号
  • 1篇数字信号处理
  • 1篇下变频
  • 1篇开关
  • 1篇开关状态
  • 1篇仿真
  • 1篇DDC
  • 1篇DSP

机构

  • 3篇电子科技大学

作者

  • 3篇王力
  • 2篇薛红喜

传媒

  • 2篇电子设计工程

年份

  • 2篇2012
  • 1篇2011
3 条 记 录,以下是 1-3
排序方式:
多路开关状态检测被引量:3
2011年
通过使用74HC245、74HC138以及AT89S52设计了一种用于多路开关状态检测的系统,74HC245有一个低有效的OE使能端,同时74HC138的输出也是低有效的,这样一个74HC138的输出就能控制8个74HC245的OE端。同时74HC245有8个输入管脚,因此,通过适当地设计74HC245的前端电路,就能同时对64路开关的状态进行有效地检测。设计仅占用了11个AT89S52的管脚资源,设计成本非常低,同时系统稳定性也非常高。
王力薛红喜
关键词:开关状态
基于FPGA和DSP的频率监测系统的研究
飞速发展的无线通信技术,在改变人们通讯方式的同时,也在某种程度上改变了人们的生活方式。无线通信的用户数量每年都在持续大幅度的增长,无线通信的发展正在逐步规模化。无线通信是信息产业中一个最为耀眼的亮点,也是推动社会经济发展...
王力
关键词:软件无线电FPGADSP数字下变频
文献传递
基于FPGA的DDC设计及仿真
2012年
在软件无线电数字接收机中,从AD前端采集过来的数字信号频率高达72 MHz,如此高的频率使得后端DSP不能直接完成相关的数字信号处理任务。因此合理的设计基于FPGA的DDC,以降低数字信号频率,方便后端DSP实时完成相关的数字信号处理任务就显得尤为重要。在很多数字信号处理系统中,数字信号频率是非常高的,而后端数字信号处理器件几乎不能满足系统的实时性要求,此时通过合理的设计DDC就可以解决上述问题。
王力薛红喜
关键词:FPGADDC数字信号处理软件无线电
共1页<1>
聚类工具0