您的位置: 专家智库 > >

杜瑞

作品数:2 被引量:15H指数:2
供职机构:首都师范大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇总线
  • 2篇故障容错
  • 2篇高速串行
  • 2篇高速串行总线
  • 2篇串行
  • 2篇串行总线
  • 1篇动态可重构
  • 1篇循环冗余校验
  • 1篇循环冗余校验...
  • 1篇冗余
  • 1篇冗余校验
  • 1篇嵌入式
  • 1篇嵌入式系统
  • 1篇校验码
  • 1篇矩阵开关
  • 1篇可重构
  • 1篇高可靠
  • 1篇CRC

机构

  • 2篇首都师范大学

作者

  • 2篇邓哲
  • 2篇朱晓燕
  • 2篇张伟功
  • 2篇杜瑞

传媒

  • 1篇计算机工程
  • 1篇计算机工程与...

年份

  • 2篇2013
2 条 记 录,以下是 1-2
排序方式:
新型总线中并行CRC算法的设计与实现被引量:11
2013年
为了对动态可重构高速串行总线UM-BUS进行差错控制,提出了一种用于新型总线数据校验的四通道并行CRC算法。根据UM-BUS的多通道并发通信方式和通道动态组织特点,采用四体FIFO进行数据缓冲存储,并设计了满足总线特点的四通道并行CRC编解码器。在此基础上,给出了它的FPGA实现方案和仿真结果。该并行CRC编解码器,可实时计算总线通信数据的CRC校验码,已成功的应用于动态可重构高速串行总线系统中,实现对突发错误的实时检测,通信速率达到100Mbps/通道。
杜瑞张伟功邓哲朱晓燕
关键词:故障容错高速串行总线
动态可重构总线数据传输管理方法设计与实现被引量:9
2013年
为实现总线多通道数据并发高速传输与容错,解决故障状态下的总线数据动态重构问题,设计一种动态可重构总线数据传输管理方法。采用四体先入先出队列(FIFO)进行数据缓冲存储,利用通道故障状态表,通过4×32矩阵开关数据,传输管理阵列组织与4个FIFO缓冲区及所有有效通道间的数据传输。在8通道系统中的实验结果表明,最高通信速率可达到800 Mb/s,能对7个通道故障进行动态容错。
邓哲张伟功朱晓燕杜瑞
关键词:高速串行总线故障容错矩阵开关
共1页<1>
聚类工具0