您的位置: 专家智库 > >

朱伟成

作品数:4 被引量:1H指数:1
供职机构:中国科学院微电子研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇期刊文章
  • 2篇专利

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇读操作
  • 2篇整体性能
  • 2篇系统芯片
  • 2篇写操作
  • 2篇芯片
  • 2篇静态存储器
  • 2篇缓存
  • 2篇高速缓存
  • 2篇存储器
  • 1篇低功耗
  • 1篇噪声
  • 1篇图像
  • 1篇图像边缘
  • 1篇图像后处理
  • 1篇总线
  • 1篇功耗
  • 1篇后处理
  • 1篇复杂度
  • 1篇AHB
  • 1篇AMBA总线

机构

  • 4篇中国科学院微...

作者

  • 4篇周莉
  • 4篇喻庆东
  • 4篇朱伟成
  • 3篇陈杰

传媒

  • 1篇微电子学与计...
  • 1篇哈尔滨工程大...

年份

  • 1篇2014
  • 3篇2012
4 条 记 录,以下是 1-4
排序方式:
单周期执行高速缓存写命中操作的装置及方法
本发明公开了一种单周期执行高速缓存写命中操作的装置及方法,该装置包括:监控单元,用于监测高速缓存中Data静态存储器写端口的数据和命中信号,如果发生写命中则将待写数据和对应地址的Tag写入缓冲单元;缓冲单元,用于存储和缓...
朱伟成喻庆东周莉陈杰
文献传递
单周期执行高速缓存写命中操作的装置及方法
本发明公开了一种单周期执行高速缓存写命中操作的装置及方法,该装置包括:监控单元,用于监测高速缓存中Data静态存储器写端口的数据和命中信号,如果发生写命中则将待写数据和对应地址的Tag写入缓冲单元;缓冲单元,用于存储和缓...
朱伟成喻庆东周莉陈杰
一种低功耗高效率的AHB-AXI双总线结构联合Cache的IP设计被引量:1
2012年
Cache作为处理器和系统总线之间的桥梁,是芯片功耗的主要来源,低功耗Cache设计在嵌入式芯片设计中具有重要意义.传统Cache设计一般依赖于特定体系结构,难以在不同的系统中进行集成,通用性差.本文提出了一种低功耗高效率的AHB-AXI双总线结构联合Cache的IP设计.实验结果显示,本设计可以显著降低Cache功耗和提高系统性能.
朱伟成周莉喻庆东
关键词:CACHEAMBA总线
适用于MPEG-4的高效空域自适应图像后处理算法
2012年
为有效抑制重建视频图像中的人为编码噪声,提出了一种适用于MPEG-4的具有5种滤波模式的高效空域自适应图像后处理算法.通过对各种人为编码噪声的特性分析,根据待滤波区域像素的一维变化特性和像素的变化范围,将待滤波边界划分为不同的区域,并结合人类视觉系统(HVS)的视觉特性,对不同区域分别采取各种有效的局部特征自适应的滤波策略.算法采用了与其他视频编码标准中环路滤波算法相似的算法结构,便于进行兼容多标准的视频解码器设计.实验结果表明,本算法可有效抑制多种人为编码噪声,对于各种不同特性和不同比特率的测试序列均有良好的可靠性和稳定性,相比于传统算法,本算法可获得更高的峰值信噪比增益.
喻庆东周莉朱伟成陈杰
关键词:图像后处理H
共1页<1>
聚类工具0