您的位置: 专家智库 > >

方明

作品数:2 被引量:14H指数:2
供职机构:中国电子科技集团公司第三十二研究所更多>>
发文基金:国家部委资助项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇阵列
  • 2篇现场可编程
  • 2篇现场可编程门...
  • 2篇门阵列
  • 2篇可编程门阵列
  • 1篇信号
  • 1篇信号处理
  • 1篇信号处理器
  • 1篇直接内存存取
  • 1篇智能I/O
  • 1篇中标
  • 1篇数字信号
  • 1篇数字信号处理
  • 1篇数字信号处理...
  • 1篇片上系统
  • 1篇总线
  • 1篇总线接口
  • 1篇麒麟操作系统
  • 1篇内存
  • 1篇接口

机构

  • 2篇中国电子科技...

作者

  • 2篇龚东磊
  • 2篇方明
  • 2篇徐健
  • 1篇侯振龙
  • 1篇李贺

传媒

  • 2篇计算机工程

年份

  • 2篇2016
2 条 记 录,以下是 1-2
排序方式:
基于FPGA的动态部分可重构智能I/O接口设计与实现被引量:11
2016年
由ASIC芯片实现的总线接口中,存在装备计算机配置冗杂、软硬件升级不灵活、芯片垄断和停产、体积功耗瓶颈日趋明显等问题。为此,基于Xilinx公司的ZYNQ-7000系列现场可编程门阵列,设计部分可重构的智能I/O接口。采用可编程片上系统技术,基于Vivado2014.4和Peta Linux开发环境和开发工具,以RS232,RS422,CAN总线接口为例,通过TCP/IP网络数据包切换总线接口配置指令,动态切换对应的局部比特流文件,以按需通信方式实现各接口的实际配置。仿真实验结果表明,部分可重构技术与片上系统技术的结合使得产品设计流程更加灵活,可降低产品对硬件的依赖度和更新换代的成本,减小资源和功耗的消耗,在一定程度上提升产品的安全性及可靠性。
徐健李贺龚东磊方明
关键词:现场可编程门阵列片上系统总线接口
高速串行数据处理模块的设计与实现被引量:3
2016年
为提高现有密码模块中数据加解密算法的多样性和安全性,设计并实现一种基于双现场可编程门阵列(FPGA)与数字信号处理器(DSP)架构的数据处理模块。2片FPGA分别与DSP通过外部存储器接口(EMIF)总线进行互联。FPGA 1#利用PCIe,EMIF总线实现其与上位机和DSP的通信,并结合分散-收集型直接内存存取模块最大化PCIe链路带宽。FPGA 2#使用AURORA协议与FPGA 1#进行串行通信,实现多个加解密算法的并行工作,同时支持算法的全局和局部重构。DSP负责数据加解密算法的参数配置、密钥生成与安全管理。在中标麒麟操作系统下的板级功能与性能验证结果表明,该模块与主机的通信速率可达11.36 Gb/s,同时具有密码安全性高和算法可重构的特点,适用于高速数据协同处理领域。
徐健侯振龙龚东磊方明
关键词:直接内存存取数字信号处理器现场可编程门阵列
共1页<1>
聚类工具0