2025年2月3日
星期一
|
欢迎来到青海省图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
凌康
作品数:
2
被引量:4
H指数:1
供职机构:
清华大学信息科学技术学院电子工程系
更多>>
发文基金:
国家高技术研究发展计划
更多>>
相关领域:
电子电信
更多>>
合作作者
王亮
清华大学信息科学技术学院电子工...
周祖成
清华大学信息科学技术学院电子工...
张海亮
清华大学信息科学技术学院电子工...
赵行波
清华大学信息科学技术学院电子工...
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
中文期刊文章
领域
2篇
电子电信
主题
2篇
FPGA
1篇
预滤波
1篇
系统集成
1篇
滤波
1篇
内插
1篇
仿真
1篇
仿真测试
1篇
QPSK
1篇
RS码
1篇
DQPSK
1篇
IPCORE
机构
2篇
清华大学
作者
2篇
周祖成
2篇
王亮
2篇
凌康
1篇
赵行波
1篇
张海亮
传媒
2篇
微计算机信息
年份
2篇
2007
共
2
条 记 录,以下是 1-2
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
基于IP集成的RS码+DQPSK系统设计
2007年
本文利用Altera公司开发的RS、NCO和FIR IP core以及Simulink、DSP_Builder中的模块快速搭建了一个RS(204,188)+DQPSK的低中频调制解调系统。分别在Simulink、Modelsim中验证了系统的功能,最后在Altera公司的Stratix II EP2S60DSP开发板中实现了该系统,并对系统进行了测试。试验结果表明DQPSK系统加入RS码后,在Pe=1e-3时,RS(204,188)编码可以带来3 ̄4dB的增益。
王亮
凌康
张海亮
赵行波
周祖成
关键词:
IPCORE
系统集成
FPGA
仿真测试
一种QPSK位同步电路的设计
被引量:4
2007年
本文针对QPSK调制信号,提出了一种立方内插、预滤波和Gardner定时误差检测相结合实现符号位同步的电路结构。在Matlab的AlteraDSPBuilder环境下实现该算法的设计,并进行功能仿真,最后在AlteraStratixII开发板上FPGA实现了该算法。此电路已用于实际的接收机中,工作时钟频率最高可达到130MHz,能够纠正0.1%的定时误差,性能良好。
凌康
王亮
周祖成
关键词:
内插
FPGA
预滤波
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张