您的位置: 专家智库 > >

凌康

作品数:2 被引量:4H指数:1
供职机构:清华大学信息科学技术学院电子工程系更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇FPGA
  • 1篇预滤波
  • 1篇系统集成
  • 1篇滤波
  • 1篇内插
  • 1篇仿真
  • 1篇仿真测试
  • 1篇QPSK
  • 1篇RS码
  • 1篇DQPSK
  • 1篇IPCORE

机构

  • 2篇清华大学

作者

  • 2篇周祖成
  • 2篇王亮
  • 2篇凌康
  • 1篇赵行波
  • 1篇张海亮

传媒

  • 2篇微计算机信息

年份

  • 2篇2007
2 条 记 录,以下是 1-2
排序方式:
基于IP集成的RS码+DQPSK系统设计
2007年
本文利用Altera公司开发的RS、NCO和FIR IP core以及Simulink、DSP_Builder中的模块快速搭建了一个RS(204,188)+DQPSK的低中频调制解调系统。分别在Simulink、Modelsim中验证了系统的功能,最后在Altera公司的Stratix II EP2S60DSP开发板中实现了该系统,并对系统进行了测试。试验结果表明DQPSK系统加入RS码后,在Pe=1e-3时,RS(204,188)编码可以带来3 ̄4dB的增益。
王亮凌康张海亮赵行波周祖成
关键词:IPCORE系统集成FPGA仿真测试
一种QPSK位同步电路的设计被引量:4
2007年
本文针对QPSK调制信号,提出了一种立方内插、预滤波和Gardner定时误差检测相结合实现符号位同步的电路结构。在Matlab的AlteraDSPBuilder环境下实现该算法的设计,并进行功能仿真,最后在AlteraStratixII开发板上FPGA实现了该算法。此电路已用于实际的接收机中,工作时钟频率最高可达到130MHz,能够纠正0.1%的定时误差,性能良好。
凌康王亮周祖成
关键词:内插FPGA预滤波
共1页<1>
聚类工具0