您的位置: 专家智库 > >

范晓东

作品数:2 被引量:7H指数:2
供职机构:安徽大学电子信息工程学院更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇FPGA实现
  • 1篇阵列
  • 1篇数字匹配滤波
  • 1篇匹配滤波
  • 1篇伪码
  • 1篇伪码捕获
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇相干
  • 1篇滤波器
  • 1篇码捕获
  • 1篇门阵列
  • 1篇可编程门阵列
  • 1篇非相干
  • 1篇FIR滤波
  • 1篇FIR滤波器
  • 1篇FPGA
  • 1篇MATLAB

机构

  • 2篇安徽大学
  • 2篇中国电子科技...

作者

  • 2篇梁本仁
  • 2篇蔡德林
  • 2篇桂岳
  • 2篇范晓东

传媒

  • 1篇通信技术
  • 1篇现代电子技术

年份

  • 1篇2009
  • 1篇2008
2 条 记 录,以下是 1-2
排序方式:
非相干匹配滤波算法的FPGA实现及分析被引量:5
2008年
在实时扩频接收机中对码的捕获速度以及可靠性要求非常严格,文中通过对目前直扩系统中常用的捕获方法进行比较,在此基础之上介绍了一种非相干匹配滤波算法,利用现场可编程门阵列FPGA的可编程性,详细地将此算法模块化,并结合算法的优化以节省FPGA资源和提高捕获速率,最后在QuartusⅡ实现仿真验证。结果表明,该算法捕获效果良好,实现简单,满足对直扩系统的实时性及可靠性要求,随着FPGA的发展,本算法对于直扩系统具有一定的实用价值。
桂岳蔡德林范晓东梁本仁
关键词:数字匹配滤波非相干伪码捕获现场可编程门阵列
32阶FIR滤波器的FPGA实现被引量:2
2009年
阐述了有限冲击响应(FIR)低通滤波器的窗函数设计方法,利用并行分布式算法在现场可编程门阵列上实现了32阶FIR低通滤波器。采用Altera公司中Stratix系列芯片内部的ROM实现了一种基于查找表结构的FIR数字滤波器,从而将卷积运算变换成一种查表后的加法运算,提高了运算速度,节省了逻辑单元。仿真结果表面,基于并行分布式算法的FIR滤波器最大处理速度可以达到200 MHz。
范晓东蔡德林桂岳梁本仁
关键词:FIR滤波器FPGAMATLAB
共1页<1>
聚类工具0