您的位置: 专家智库 > >

杨婧

作品数:1 被引量:3H指数:1
供职机构:东南大学能源与环境学院射频与光电集成电路研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇电路
  • 1篇时钟
  • 1篇时钟数据恢复
  • 1篇时钟数据恢复...
  • 1篇时钟与数据恢...
  • 1篇数据恢复电路
  • 1篇鉴频
  • 1篇鉴频鉴相器
  • 1篇鉴相
  • 1篇鉴相器
  • 1篇PFD
  • 1篇SERDES
  • 1篇2.5GB/...

机构

  • 1篇东南大学
  • 1篇合肥工业大学

作者

  • 1篇冯军
  • 1篇潘敏
  • 1篇杨婧
  • 1篇杨林成

传媒

  • 1篇电子学报

年份

  • 1篇2014
1 条 记 录,以下是 1-1
排序方式:
12.5Gb/s 0.18μm CMOS时钟与数据恢复电路设计被引量:3
2014年
采用0.18μm CMOS工艺设计实现了一个12.5 Gb/s半速率时钟数据恢复电路(CDR)以及1:2分接器,该CDR及分接器是串行器/解串器(SerDes)接收机中的关键模块,为接收机系统提供6.25GHz的时钟及经二分接后速率降半的6.25Gb/s数据.该电路包括Bang-bang型鉴频鉴相器(PFD)、四级环形压控振荡器(VCO)、V/I转换器、低通滤波器(LPF)、1:2分接器等模块,其中PFD采用一种新型半速率的数据采样时钟型结构,能提高工作速率达到12.5 Gb/s.芯片测试结果显示,在1.8V的工作电压下,VCO中心频率在6.25GHz时,调谐范围约为1GHz;输入12Gb/s、长度为231-1的伪随机数据时,得到6GHz时钟的峰峰抖动为9.12ps,均方根(RMS)抖动为1.9ps;整个系统工作性能良好,二分接器输出数据眼图清晰,电路核心模块功耗为150mW,整体芯片面积0.476×0.538mm2.
潘敏冯军杨婧杨林成
共1页<1>
聚类工具0