您的位置: 专家智库 > >

张卫青

作品数:3 被引量:7H指数:2
供职机构:湖南大学物理与微电子科学学院更多>>
发文基金:湖南省自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇低电源电压
  • 1篇低功耗
  • 1篇电源电压
  • 1篇寻址
  • 1篇优化设计
  • 1篇折叠
  • 1篇内容可寻址存...
  • 1篇可寻址
  • 1篇混频
  • 1篇混频器
  • 1篇功耗
  • 1篇仿射
  • 1篇高速低功耗
  • 1篇AES
  • 1篇FPGA仿真
  • 1篇IC卡
  • 1篇存储器
  • 1篇CAM

机构

  • 3篇湖南大学

作者

  • 3篇张红南
  • 3篇张卫青
  • 2篇黄雅攸
  • 1篇刘晓巍
  • 1篇殷蔚
  • 1篇赵欢
  • 1篇孔青荣
  • 1篇罗丕进
  • 1篇曾云
  • 1篇胡锦
  • 1篇邓蓉
  • 1篇王松

传媒

  • 3篇湖南大学学报...

年份

  • 1篇2008
  • 1篇2007
  • 1篇2006
3 条 记 录,以下是 1-3
排序方式:
基于低电源电压混频器的设计被引量:2
2007年
提出了一种适用于低电源电压应用的混频器,其核心部分采用开关跨导形式,使得开关器件导通时的有限开态电阻引起的电压降减小到零,并在输出端采用折叠级联输出,降低了负载电阻引起的直流电压降,达到了在低电源电压下应用的目的.在1.3 V的电源电压下,电路仿真结果显示:转换增益为-11.5 dB,噪声系数为20.648 dBm,1 dB压缩点为-5.764 dBm,三阶交调失真点为4.807 dBm.
张红南罗丕进黄雅攸张卫青曾云
关键词:混频器折叠
IC卡的优化设计及FPGA仿真被引量:3
2006年
针对数字电路设计中面积和速度相互矛盾的问题,提出了AES算法的一种优化处理方法,将加密和解密共用一个存储器,并以此为基础针对密钥分组为128位的情况,对硬件结构进行了优化处理,使密钥扩展与加/解密模块共用4个替换盒,充分利用了硬件资源,达到较高的速度/面积比,由此设计出了适合IC卡的AES协处理器,并用Xilinx公司的集成开发软件XilinixISE6.0对该设计进行功能仿真、布局布线后仿真验证,结果证明本设计优化设计方案的可行性达到了IC卡对AES协处理器的要求.
张红南刘晓巍邓蓉张卫青胡锦赵欢
关键词:仿射AES
高速低功耗CAM核心电路的设计被引量:2
2008年
设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18μm CMOS标准工艺来实现,在HSPICE的平台下进行仿真.仿真结果表明,对于64×64的差分互补CAM,最快的比较时间为331 ps,最慢比较时间为762 ps,总的功耗为17.8 mW.
张红南黄雅攸殷蔚王松张卫青孔青荣
关键词:内容可寻址存储器低功耗
共1页<1>
聚类工具0