您的位置: 专家智库 > >

叶茂

作品数:2 被引量:3H指数:1
供职机构:中国科学院微电子研究所更多>>
发文基金:国家科技重大专项国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低功耗
  • 1篇片上系统
  • 1篇转换器
  • 1篇模转换
  • 1篇模转换器
  • 1篇功耗
  • 1篇分段式
  • 1篇CMOS

机构

  • 2篇中国科学院微...
  • 1篇电子科技大学

作者

  • 2篇叶茂
  • 1篇吴斌
  • 1篇刘海南
  • 1篇周玉梅
  • 1篇石玉

传媒

  • 2篇微电子学

年份

  • 1篇2014
  • 1篇2010
2 条 记 录,以下是 1-2
排序方式:
一种11位80MS/s分段式电流舵DAC的设计与验证被引量:3
2014年
基于SMIC 0.13μm CMOS工艺,在3.3V/1.2V(模拟/数字)双电源下,设计了一种11位80MS/s的数/模转换器(DAC)。电路采用分段式电流舵结构,高6位为温度计码,低5位为二进制码。该DAC应用于无线通信SoC的模拟前端。IP核尺寸为960μm×740μm,功耗40mW,电路仿真结果显示,DAC的最大积分非线性误差和微分非线性误差分别为0.5LSB和0.3LSB。在20MHz输出信号频率和80MHz采样率下,DAC差分输出的SFDR为80dB。设计的电路已经通过MPW流片验证,给出了DAC芯片照片与实测数据。
蒲钇霖石玉吴斌叶茂
关键词:模转换器CMOS片上系统
适用于谐振时钟的CMOS触发器研究
2010年
构建的两种适用于谐振时钟的CMOS触发器结构:SAER(Sense Amplifier Energy Re-covery)和SDER(Static Differential Energy Recovery),克服了传统触发器在谐振时钟触发下短路功耗大的问题,适用于对时钟网络实现能量回收与节省的系统。在SMIC 0.13μm工艺下进行功耗和时序参数仿真,对比应用在同样谐振时钟下的传统主从结构触发器MSDFF(Master-Slave DFlip-flop)和高性能触发器HLFF(Hybrid Latch Flip-flop),SAER在测试的频率范围内保证高性能时序参数的同时,实现了三分之一以上的功耗节省。
叶茂刘海南周玉梅
关键词:低功耗
共1页<1>
聚类工具0