您的位置: 专家智库 > >

易鑫

作品数:2 被引量:8H指数:2
供职机构:合肥工业大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 2篇低功耗
  • 2篇低功耗测试
  • 2篇数据压缩
  • 2篇功耗
  • 2篇功耗测试
  • 2篇测试数据
  • 2篇测试数据压缩
  • 1篇向量
  • 1篇VITERB...
  • 1篇测试向量
  • 1篇VITERB...

机构

  • 2篇合肥工业大学
  • 1篇德岛大学

作者

  • 2篇王伟
  • 2篇陈田
  • 2篇任福继
  • 2篇梁华国
  • 2篇刘军
  • 2篇易鑫
  • 2篇王伟

传媒

  • 1篇电子学报
  • 1篇计算机辅助设...

年份

  • 1篇2017
  • 1篇2016
2 条 记 录,以下是 1-2
排序方式:
基于Viterbi的低功耗确定性测试方案被引量:2
2016年
随着集成电路制造技术的不断发展,芯片测试已经成为一个令人关注的热点.针对集成电路测试中存在测试数据量大、测试功耗高等问题,提出一种基于Viterbi的低功耗测试压缩方案.首先利用测试立方的X位做低功耗填充来增强解码后测试模式相邻位之间的一致性;然后以增加测试立方中的X位为目标进行分段相容编码,将填充后的大量确定位重新编码为X位,从而提高Viterbi压缩中种子的编码效率;最后利用Viterbi算法压缩编码后的测试立方集.整体方案以分段相容编码思想为基础,建立了一个协同解决测试压缩和测试功耗问题的测试流程.实验结果表明,文中方案不仅能取得较好的测试数据压缩率,减少测试存储量,而且能够有效地降低测试功耗,平均功耗降低53.3%.
陈田易鑫郑浏旸王伟王伟梁华国任福继
关键词:低功耗测试测试数据压缩VITERBI算法
一种低功耗双重测试数据压缩方案被引量:6
2017年
随着集成电路制造工艺的发展,VLSI(Very Large Scale Integrated)电路测试面临着测试数据量大和测试功耗过高的问题.对此,本文提出一种基于多级压缩的低功耗测试数据压缩方案.该方案先利用输入精简技术对原测试集进行预处理,以减少测试集中的确定位数量,之后再进行第一级压缩,即对测试向量按多扫描划分为子向量并进行相容压缩,压缩后的测试向量可用更短的码字表示;接着再对测试数据进行低功耗填充,先进行捕获功耗填充,使其达到安全阈值以内,然后再对剩余的无关位进行移位功耗填充;最后对填充后的测试数据进行第二级压缩,即改进游程编码压缩.对ISCAS89基准电路的实验结果表明,本文方案能取得比golomb码、FDR码、EFDR码、9C码、BM码等更高的压缩率,同时还能协同优化测试时的捕获功耗和移位功耗.
陈田易鑫王伟王伟刘军梁华国
关键词:低功耗测试测试数据压缩
共1页<1>
聚类工具0