您的位置: 专家智库 > >

邹晨

作品数:6 被引量:34H指数:5
供职机构:中航工业西安航空计算技术研究所更多>>
发文基金:中国人民解放军总装备部预研基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 6篇自动化与计算...

主题

  • 5篇FPGA
  • 2篇硬件
  • 2篇重配置
  • 2篇基于FPGA
  • 2篇SOPC
  • 2篇IC
  • 1篇动态重配置
  • 1篇信号
  • 1篇亚稳态
  • 1篇中跨
  • 1篇软硬件
  • 1篇软硬件协同
  • 1篇软硬件协同设...
  • 1篇时钟
  • 1篇协同设计
  • 1篇粒度
  • 1篇NAND
  • 1篇SOPC系统
  • 1篇SYSTEM
  • 1篇ACE

机构

  • 6篇中航工业西安...

作者

  • 6篇邹晨
  • 3篇高云
  • 2篇韩强
  • 2篇李鹏
  • 2篇周波

传媒

  • 6篇航空计算技术

年份

  • 3篇2014
  • 1篇2013
  • 2篇2012
6 条 记 录,以下是 1-6
排序方式:
FPGA内嵌处理器的SoPC系统设计与分析被引量:6
2013年
SoPC技术是在片上系统SoC技术的基础上发展起的,二者的共同点为将处理器、存储器、I/O接口等系统设计需要的功能模块集成到一个芯片上实现。相比SoC系统,SoPC系统还具有可编程性强、产品问世周期短等优点,在保证系统性能与灵活性、提高系统执行速度的同时又可显著地降低系统成本。在对SoPC技术进行概述的基础上,较为详细地介绍了一个基于FPGA内嵌PowerPC处理器的可编程片上系统的设计,利用软硬件协同设计技术,完成软硬件划分、软硬件设计、硬件综合、软件编译以及软硬件协同验证等工作,并结合SoPC技术的特点对其优势进行了分析,对其应用前景进行了探讨。
邹晨高云
关键词:FPGASOPC软硬件协同设计
基于FPGA的动态可重配置方法研究被引量:6
2012年
对FPGA应用的研究发现,随着FPGA门电路总数的增加,其内部布线的数目和复杂度随之增加,但是随着系统规模的增大,单芯片资源的利用率反而下降。在这种背景下,人们开始把注意力转移到FPGA逻辑资源的时分复用上来,对FPGA的逻辑资源进行动态重配置,以提高FPGA芯片的利用率。在对重配置技术的基本概念以及特征分类进行概要介绍的基础上,较为详细地介绍了四种基于FPGA的动态重配置方法,并针对重配置关键技术和发展趋势进行了探讨。
邹晨周波李鹏韩强
关键词:动态重配置FPGA
基于SoPC的大容量存储控制器的设计与实现
2014年
电子技术的飞速发展要求嵌入式存储设备具有更低的功耗、更小的体积以及更大的存储容量,同时,以FPGA作为物理载体进行芯片设计的可编程片上系统(SoPC)技术将处理器、内存控制器、I/O接口控制器等系统设计需要的功能模块集成到一个芯片上实现,具有集成度高、功耗小、可靠性高等优点。在对SoPC系统以及大容量存储控制器进行研究的基础上,较为详细地介绍了一个基于SoPC系统的大容量存储控制器的设计与实现,阐述了流水线技术以ECC纠错技术的具体实现方案,并对方案的可行性进行了分析,设计功能得到了仿真验证。
邹晨高云
关键词:SOPC大容量FLASH控制器ECC
FPGA设计中跨时钟域信号同步方法被引量:12
2014年
随着FPGA系统设计的复杂化,系统内部的各个功能模块往往需要工作在不同频率的异步时钟域中,因此系统内核心功能模块与外设的通信设计无法避免地会涉及到跨时钟域的数据与信号的传递问题。尽管跨时钟域的同步问题并不属于FPGA系统设计领域的新问题,但是随着多时钟域系统的常见化和复杂化,使得跨时钟域同步这一要求具备了新的重要意义。在对跨时钟域设计中容易出现的亚稳态现象及其造成的影响进行简要概述与分析的基础上,为了减小亚稳态发生的概率和降低系统对亚稳态错误的敏感程度,提出了四种跨时钟域同步的解决方案,较为详细地阐述了设计方案,对设计进行了评估与分析,并给出了优化设计。
邹晨
关键词:FPGA亚稳态
FPGA重配置技术被引量:6
2012年
FPGA重配置技术是一种在系统运行期间对可编程器件局部或者全部逻辑资源进行实时重配置的设计方法,可以有效地提高FPGA硬件平台对系统功能的适用性,为提高系统实时处理能力、自适应能力、可靠性等方面的设计提供了一种新的思路。在对重配置技术编程原理、重配置系统分类和重配置系统基本结构等方面进行介绍分析的基础上,详细阐述了基于FPGA实现的三种重配置技术的设计思想和实现方案,并结合重配置技术的特点探讨了在不同领域的应用情况和技术要点。
邹晨周波李鹏韩强
关键词:FPGASYSTEMACE
基于FPGA的硬件ECC校验的设计与实现被引量:5
2014年
随着存储技术的高速发展,以NAND FLASH为存储介质的存储系统具有存储密度高、容量大、体积小、功耗低和成本低等优点,因此NAND FLASH在不同的领域都得到了广泛的应用。然而,由于NAND FLASH本身的工艺局限性,其数据在传输与存储过程中可能发生"位翻转"的现象,故为了保证存储数据的可靠性,NAND FLASH存储系统在使用过程中需要伴随一定的检错与纠错机制。在对常用的NAND FLASH存储系统校验算法进行简要介绍的基础上,结合NAND FLASH的本身特性,确定在系统中使用ECC校验。对ECC校验的原理及FPGA设计实现进行了阐述,并对设计实现进行了功能仿真和试验验证。
邹晨高云
关键词:NANDFLASHFPGA
共1页<1>
聚类工具0