您的位置: 专家智库 > >

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低功耗
  • 1篇音频
  • 1篇音频广播
  • 1篇数字音频
  • 1篇数字音频广播
  • 1篇芯片
  • 1篇解码
  • 1篇解码芯片
  • 1篇基带
  • 1篇基带芯片
  • 1篇功耗
  • 1篇广播
  • 1篇后端设计
  • 1篇AAC
  • 1篇ASIC设计
  • 1篇FPGA验证

机构

  • 2篇重庆邮电大学

作者

  • 2篇张红升
  • 2篇陆明莹
  • 2篇王国裕
  • 2篇李良威
  • 1篇张丽丽

传媒

  • 1篇电子与信息学...
  • 1篇电子质量

年份

  • 1篇2012
  • 1篇2011
2 条 记 录,以下是 1-2
排序方式:
低功耗便携式数字音频广播收音机中AAC LC解码器的设计优化被引量:5
2011年
针对目前数字音频广播(DAB)收音机中DSP软件AAC+解码器功耗大的问题,该文提出了低功耗AAC LC解码器的ASIC设计,以极低的硬件代价完成了最基本的DAB+节目解码,加入DAB解码芯片后巧妙地实现了DAB+和DAB两种不同标准的兼容。该文设计优化了反量化与IMDCT算法,使用了分时工作法,从而实现了低功耗。该设计的系统时钟为16.384 MHz,采用0.18μm CMOS工艺,功耗约为6.5 mW,并与DAB信道解码结合,通过了FPGA开发板上的实时验证,且完成了芯片的版图设计,芯片面积为14 mm2。
陆明莹张丽丽王国裕张红升李良威
关键词:ASIC设计FPGA验证
数字音频广播基带解码芯片后端设计中的时序收敛方案
2012年
在数字集成电路设计中,时序收敛是保证芯片性能的关键,但随着集成电路制造工艺的不断发展,芯片规模不断增加,结构日趋复杂,时序收敛的难度也逐渐加大。该文针对数字音频广播基带解码芯片的后端设计,分析了造成时序违例的原因,并在综合、布图规划、布局等阶段提出了对应的时序收敛策略,最终使芯片满足了系统的时序要求。
王国裕李良威陆明莹张红升
关键词:后端设计基带芯片数字音频广播
共1页<1>
聚类工具0