您的位置: 专家智库 > >

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 1篇电流
  • 1篇电流源
  • 1篇电源抑制
  • 1篇电源抑制比
  • 1篇抑制比
  • 1篇运算放大器
  • 1篇折叠式共源共...
  • 1篇偏置
  • 1篇自偏置
  • 1篇微电流
  • 1篇环路
  • 1篇基准电流源
  • 1篇极小值
  • 1篇共源共栅
  • 1篇多帧
  • 1篇放大器
  • 1篇CMOS工艺
  • 1篇高性能
  • 1篇VITERB...

机构

  • 3篇解放军理工大...
  • 1篇中国人民解放...
  • 1篇西安通信学院

作者

  • 3篇张开礼
  • 2篇徐志军
  • 2篇徐勇
  • 2篇孔磊
  • 1篇王金明
  • 1篇徐光辉
  • 1篇尹海明
  • 1篇李欢欢

传媒

  • 3篇通信技术

年份

  • 1篇2016
  • 2篇2015
5 条 记 录,以下是 1-3
排序方式:
一种改进的基于Viterbi的语音切分算法被引量:3
2015年
主要针对文本提示型说话人识别中语音切分高精确度要求的问题,在利用Viterbi算法的语音切分基础上,提出了向后平滑搜索多帧能量极小值的语音切分方法。该算法首先对0—9的每个数字建立模型,然后利用Viterbi算法对随机数字串进行切分得到初始切分点,最后利用搜索多帧能量极小值的方法更新原始切分点。实验表明,相比于传统的切分算法,在误差范围小于20ms之内,改进算法的切分准确率由82.1%提高到88%。
李欢欢王金明尹海明徐志军孔磊张开礼
关键词:VITERBI
一种基于共模负反馈的高性能运算放大器的设计被引量:4
2016年
设计了一种基于CSMC 0.25μm CMOS工艺的高性能全差分输入的折叠式共源共栅运算放大器电路。该电路由折叠式共源共栅运放模块、差分输出模块与共模负反馈模块组成,具有单位增益带宽高、稳定性好、开环增益大等优点。通过Cadance对此电路进行进一步的设计优化与仿真,表明该电路在5 V电源电压下,直流开环增益为115 d B、单位增益带宽为30 MHz、共模抑制比为185 d B、相位裕度为66°,达到了预期的设计目标。
范凯鑫徐光辉徐勇张开礼
关键词:折叠式共源共栅运算放大器CMOS工艺
一种自偏置微电流源的拆环仿真验证技术
2015年
由于IC芯片设计普遍采用全局偏置技术,而偏置电路的稳定性对电路的性能有较大影响。结合集成电路对高精度基准电流源的需求,设计了一种具有自偏置功能的恒定输出电流源电路,输出电流值为5μA。同时该电路对温度变化敏感度极低,温度-40°-125°变化时输出电流仅变化不到0.8%。为了避免电路设计不当带来环路自激振荡的危险,本模块设计中增加了环路稳定性的验证,采用Cadence Spectre进行模拟仿真,仿真结果表明该电路在保持高电源抑制比的同时,提高了输出电流的稳定性与可靠性。
张开礼徐志军徐勇范凯鑫孔磊
关键词:基准电流源自偏置电源抑制比
共1页<1>
聚类工具0