您的位置: 专家智库 > >

项晓燕

作品数:11 被引量:7H指数:2
供职机构:复旦大学微电子研究院更多>>
发文基金:上海市自然科学基金国家高技术研究发展计划中央高校基本科研业务费专项资金更多>>
相关领域:电子电信自动化与计算机技术医药卫生更多>>

文献类型

  • 7篇期刊文章
  • 3篇专利
  • 1篇学位论文

领域

  • 6篇电子电信
  • 2篇自动化与计算...
  • 1篇医药卫生

主题

  • 6篇功耗
  • 4篇低功耗
  • 3篇容错
  • 3篇纠错
  • 3篇缓存
  • 3篇寄存器
  • 3篇高速缓存
  • 2篇电路
  • 2篇延时
  • 2篇预测信息
  • 2篇索引
  • 2篇历史信息
  • 2篇流水线
  • 1篇地电位
  • 1篇电流镜
  • 1篇电路稳定性
  • 1篇电压
  • 1篇行搜索
  • 1篇一致性
  • 1篇映射

机构

  • 9篇浙江大学
  • 6篇复旦大学

作者

  • 11篇项晓燕
  • 6篇孟建熠
  • 4篇严晓浪
  • 2篇陈志坚
  • 2篇葛海通
  • 2篇陈晨
  • 1篇赵朝君
  • 1篇闫娜
  • 1篇邱红
  • 1篇徐莉红
  • 1篇沈秀红
  • 1篇郝子轶

传媒

  • 3篇浙江大学学报...
  • 1篇电子学报
  • 1篇计算机工程
  • 1篇传感器与微系...
  • 1篇中国妇幼健康...

年份

  • 1篇2020
  • 1篇2019
  • 1篇2018
  • 1篇2017
  • 2篇2016
  • 3篇2013
  • 1篇2011
  • 1篇2009
11 条 记 录,以下是 1-10
排序方式:
一种支持现场纠错的时序容错寄存器
2020年
时序错误检测与纠正(EDAC)技术可以有效消除数字电路设计中的时序余量。针对传统EDAC电路面积和性能开销较大的问题,提出一种低功耗现场纠错的时序容错寄存器(ESCFF)。在传统寄存器基础上增加14个晶体管,通过检测主锁存器内部节点和输入端信号的差值获取时序错误信息,并利用时序借用完成现场实时纠错。基于SMIC 40 nm工艺,将该容错电路应用于国产自主设计的商用处理器CK802中,仿真结果表明:在0.6 V的工作电压下,相比没有容错功能的基准设计,能耗节省47.5%,性能提升16.7%;相比基于Razor-Lite的EDAC技术,面积减少4.5%,能效提升10.6%。
戴碧华罗小华项晓燕
关键词:低功耗
面向宽电压应用的容错时钟门控单元设计被引量:2
2018年
为了将时钟门控技术应用于时序容错系统中,提出具备时序错误检测与自纠正能力的时钟门控单元.该单元通过监测内部虚拟节点电压变化,得到数据晚到信息;利用该监测信息可以重新打开时钟树网络,完成时钟被错误关断情形的当前周期自主现场纠错.给出容错时钟门控单元在现有的多种时钟门控技术中的适用性分析,讨论与之对应的纠错方案选择策略.基于SMIC 40 nm LL工艺库,仅新增12个额外的晶体管实现该单元,从原理图和版图2个层面,对其在宽电压工作下的容错能力进行分析验证,并给出集成到系统设计时所需的时序检查方法.将该单元应用于一款商用处理器C-SKY CK802物理设计中,实验结果表明系统能效相对于传统设计提高了64.7%,而时钟树功耗相对于现有的容错设计下降了32%.
朱涛涛项晓燕陈晨孟建熠严晓浪
关键词:宽电压低功耗
基于热点行搜索的低功耗数据高速缓存被引量:1
2016年
针对数据高速缓存短时间内频繁访问连续区段的特征,该文提出了一种基于热点硬件自搜索和历史访问轨迹的数据高速缓存低功耗方法.该方法通过动态搜索热点片段,缓存目标热点行在高速缓存中的位置信息,过滤标签存储器和冗余数据存储器的访问.运行EEMBC测试基准的实验结果表明,与基于MRU(Most Recently Used)的路预测方法相比,该方法 Cache的动态功耗可降低30.77%,性能提升26.21%.
仇径罗嘉蕙项晓燕陈志坚
关键词:低功耗
基于邻行链接访问的低功耗指令高速缓存被引量:1
2013年
通过分析高速缓存访问的局部性原理,提出当前高速缓存访问行与若干紧邻行链接访问的低功耗指令缓存访问方法.该方法能够在发生相对跳转时依托于相邻行之间的访问链接信息,精确获得跳转目标行的路访问信息,减少对高速缓存标志存储器的访问,达到降低动态功耗的目的.在高速缓存行发生替换时,仅需检测并清除被替换行相邻范围内的若干缓存行的链接信息,从而实现链接关系的正确性.与基于路记忆访问的高速缓存器相比,应用该方法的高速缓存器的动态功耗可以平均减少6%.
项晓燕陈志坚孟建熠严晓浪
关键词:指令高速缓存低功耗
无预测延时的分支预测控制方法
一种无预测延时的分支预测控制方法,包括:1)设置两级分支预测机制:设置用于记录经过后级流水线确认的分支预测历史信息的全局历史寄存器,以及用于记录预测逻辑产生的未经后级流水线确认的预测历史信息的虚拟历史寄存器,设置用于记录...
严晓浪项晓燕葛海通孟建熠
文献传递
一种新型电平移位器电路
本发明公开了一种新型电平移位器电路,包括输入反相器、输出反相器、第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第五PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管;其中,第一P...
雍振强陈晓培项晓燕闫娜
文献传递
轻量级现场纠正的错误消除寄存器设计
2017年
针对时序错误实时检测和纠正技术中存在的检错成本和纠错性能问题,提出一种基于轻量级现场纠错技术的错误消除寄存器.错误消除寄存器采用自带的内部虚拟节点作为错误检测点,以无额外成本的方式实现时序错误的实时检测;基于观测到的高低电平信息,直接在寄存器内部进行错误纠正,通过仅增加4个额外晶体管的代价,完成即时的现场纠错.错误消除寄存器没有使用复杂的外置翻转探测电路进行错误检测,并且也没有使用额外的存储单元用于错误纠正,因此引入的额外面积和额外功耗极低.为评估错误消除寄存器的时序容错能力和电路效率提升能力,在中芯国际40nm工艺下将该寄存器集成到商用嵌入式处理器CK802中进行实验.实验结果表明,错误消除寄存器大幅度降低了容错处理器的面积成本和性能损失,相比现有技术,在同电压下有10.9%的性能提升,在同性能下有17.7%的功耗优化.
郝子轶项晓燕陈晨孟建熠
关键词:电路稳定性轻量级容错性能
基于基地址寄存器映射的数据缓存研究
2013年
针对深流水线中加载指令的延时长和功耗高的问题,提出一种基于基地址寄存器映射的数据缓存访问方法。该方法在加载指令执行过程中,动态构建基地址寄存器与目标数据的局部性访问历史,并通过设计基地址寄存器跟踪缓存器,在指令译码后直接获得目标数据,从而加速加载指令的数据获取过程,减少地址计算和对高速缓存的访问。测试结果表明,该方法的处理器性能平均提高约3.7%,数据高速缓存功耗平均降低约18.7%。
沈秀红赵朝君孟建熠项晓燕
关键词:映射关系数据一致性高速缓存
无预测延时的分支预测控制方法
一种无预测延时的分支预测控制方法,包括:1)设置两级分支预测机制:设置用于记录经过后级流水线确认的分支预测历史信息的全局历史寄存器,以及用于记录预测逻辑产生的未经后级流水线确认的预测历史信息的虚拟历史寄存器,设置用于记录...
严晓浪项晓燕葛海通孟建熠
文献传递
泌尿系结石患者疼痛真实体验的质性研究被引量:3
2016年
目的:了解泌尿系结石患者的需求与期望,找出现有存在的问题。方法:采用质性研究中的现象学研究方法,对10例泌尿系结石患者进行半结构式深度访谈。结果:应用Colaizzi分析法归纳得出三个主题:患者对结石发作的感受、患者对结石疼痛的应对、患者对疾病信息的期望。结论:提高对泌尿系结石的疼痛管理,通过改进健康教育模式及引用延续护理模式,提高患者的健康生活模式,降低结石的复发率。
徐莉红寇娅项晓燕邱红
关键词:泌尿系结石疼痛
共2页<12>
聚类工具0