您的位置: 专家智库 > >

王力男

作品数:3 被引量:1H指数:1
供职机构:中国电子科技集团公司第五十四研究所更多>>
发文基金:国防基础科研计划更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 2篇上网
  • 2篇片上网络
  • 2篇网络
  • 2篇路由
  • 1篇低复杂度
  • 1篇低密度奇偶校...
  • 1篇低密度奇偶校...
  • 1篇移动通信
  • 1篇时钟
  • 1篇数据包
  • 1篇通信
  • 1篇奇偶校验
  • 1篇奇偶校验码
  • 1篇自适
  • 1篇自适应
  • 1篇自适应路由
  • 1篇最短路径
  • 1篇最短路径路由
  • 1篇校验码
  • 1篇路由器

机构

  • 3篇中国电子科技...
  • 2篇北京交通大学
  • 2篇中央民族大学

作者

  • 3篇胡东伟
  • 3篇王力男
  • 2篇雷岳俊
  • 1篇张勇

传媒

  • 2篇中央民族大学...
  • 1篇西安电子科技...

年份

  • 2篇2023
  • 1篇2022
3 条 记 录,以下是 1-3
排序方式:
时钟及面积优化的可配置片上网络路由器被引量:1
2022年
片上网络路由器是实现多核/众核互连的核心电路部件。在介绍同步先进先出缓存器和异步先进先出缓存器的实现电路架构和延迟特点以及片上网络及其路由器架构的基础上,提出了片上网络的时钟优化方案,给出了优化时钟方案下的路由器电路结构,并进行了实现。采用该时钟方案,片上网络路由器间的延迟得以减小。为降低先进先出缓存器的面积开销,进一步提出采用锁存器来实现同步或异步先进先出缓存器,解决了单时钟下的锁存器写问题。更进一步,给出了多个先进先出缓存器的共享实现方案。文章中的方案对开发低功耗嵌入式众核处理器具有直接指导意义。
胡东伟尚德龙张勇王力男
关键词:片上网络路由器
5G LDPC编码器的低复杂度实现
2023年
针对5G LDPC编码因校验矩阵个数多、循环块大小取值多而导致编码器实现困难的问题,通过分析、优化由校验矩阵求取校验位的线性变换过程,提出一种面向片上系统(System-On-Chip,SoC)的编码器架构。在该架构下,编码器作为一个加速器,挂在主处理器的数据总线上。编码器包括控制器、基本图存储器、信息/校验位存储器、寄存器文件和3个运算器(移位器、求模器、加法器)。文中提出了基本图的存储方法和格式并对该编码器进行了FPGA实现。结果表明,该编码器具有低复杂度、中等吞吐率的特点。
雷岳俊王力男巴晓辉胡东伟
关键词:低密度奇偶校验码编码器FPGA
最短路径自适应路由的路径条数及可缓冲的数据包数目
2023年
在采用最短路径自适应路由方案的片上网络中,从源节点到目的节点具有多条可能的路径,采用最短路径有助于提高片上网络的效率。片上网络每一级路由器都能缓冲一定量的数据包,从源节点到目的节点的距离越远、路径数目越多,可缓冲的数据包数目越多。处理单元(Processing Element,PE)间数据传输需要的流量控制数据包越少,数据传输的效率越高。本文提出从源节点到目的节点可缓冲数据包数目的两种计算方法,并通过计算机搜索和仿真进行了验证。研究结果有助于提升对采用最短路径自适应路由的片上网络的行为的认识,从而设计更好的PE间数据传输方案。
胡东伟巴晓辉雷岳俊王力男
关键词:片上网络最短路径路由自适应路由
共1页<1>
聚类工具0