您的位置: 专家智库 > >

国家重点基础研究发展计划(2006CB302701)

作品数:6 被引量:11H指数:2
相关作者:黄如张兴海潮和毕津顺韩郑生更多>>
相关机构:北京大学中国科学院微电子研究所山东师范大学更多>>
发文基金:国家重点基础研究发展计划国家自然科学基金更多>>
相关领域:电子电信一般工业技术理学更多>>

文献类型

  • 6篇期刊文章
  • 6篇会议论文

领域

  • 11篇电子电信
  • 3篇一般工业技术
  • 1篇理学

主题

  • 3篇INVEST...
  • 2篇TRANSI...
  • 2篇DTMOS
  • 1篇电路
  • 1篇电路技术
  • 1篇电容
  • 1篇电学
  • 1篇电学特性
  • 1篇电阻
  • 1篇双栅
  • 1篇体电阻
  • 1篇退火
  • 1篇热退火
  • 1篇热稳定
  • 1篇热稳定性
  • 1篇热稳定性研究
  • 1篇温度
  • 1篇温度特性
  • 1篇纳米CMOS...
  • 1篇金属栅

机构

  • 3篇北京大学
  • 2篇中国科学院微...
  • 1篇山东师范大学

作者

  • 2篇韩郑生
  • 2篇黄如
  • 2篇毕津顺
  • 2篇海潮和
  • 2篇张兴
  • 1篇王润声
  • 1篇薛守斌
  • 1篇庄惠照
  • 1篇周发龙
  • 1篇薛成山
  • 1篇李炎
  • 1篇王逸群
  • 1篇田豫
  • 1篇蔡一茂
  • 1篇单晓楠

传媒

  • 2篇半导体技术
  • 1篇物理学报
  • 1篇中国科学(E...
  • 1篇Scienc...
  • 1篇德州学院学报

年份

  • 2篇2010
  • 1篇2009
  • 8篇2008
  • 1篇2007
6 条 记 录,以下是 1-10
排序方式:
适于纳米尺度集成电路技术的双栅/多栅MOS器件的研究被引量:1
2008年
随着集成电路的发展,器件尺寸进入纳米尺度领域,器件性能受到诸多挑战.针对纳米CMOS器件存在的问题,从可集成性考虑,基于由上而下途径,从新型双栅/多栅器件结构角度介绍新型非对称梯度低掺杂漏垂直沟道双栅MOS器件以及新型围栅纳米线MOS器件的研制及特性分析,为下几代集成电路技术的器件研究提供良好的思路.
黄如田豫周发龙王润声王逸群张兴
关键词:纳米CMOS器件
Investigations on the Performance Limits of the IMOS Transistor
The Impact Ionization MOS(IMOS) transistor is a kind of promising concept as a candidate of MOS transistor due...
Zhenhua WangRu Huang
SOI DTMOS温度特性研究
2010年
对比研究了20μm/0.35μm的SOI(绝缘体上硅)普通MOS和DTMOS(动态阈值MOS)的温度特性。从20-125℃,普通MOS驱动电流减小了12.2%,而DTMOS驱动电流增大了65.3%。SOI DTMOS降低了垂直沟道方向的电场,减少了载流子表面散射,因此阈值电压随温度减小占主导,驱动电流随着温度升高而增大。SOI DTMOS优秀的温度特性,使之非常适合于低压、低功耗、高温应用。
毕津顺韩郑生海潮和
关键词:绝缘体上硅温度特性
An Experimental Study on Carrier Transport in Silicon Nanowire Transistors:How Close to the Ballistic Limit?
<正>In this paper,experimental studies on the carrier transport in silicon nanowire transistors(SNWTs) are repo...
Runsheng WangJing ZhugeRu HuangLiangliang ZhangDong-Won KimXing ZhangDonggun ParkYangyuan Wang
文献传递
Challenges of 22 nm and beyond CMOS technology被引量:8
2009年
It is predicted that CMOS technology will probably enter into 22 nm node around 2012. Scaling of CMOS logic technology from 32 to 22 nm node meets more critical issues and needs some significant changes of the technology, as well as integration of the advanced processes. This paper will review the key processing technologies which can be potentially integrated into 22 nm and beyond technology nodes, including double patterning technology with high NA water immersion lithography and EUV lithography, new device architectures, high K/metal gate (HK/MG) stack and integration technology, mobility enhancement technologies, source/drain engineering and advanced copper interconnect technology with ultra-low-k process.
HUANG RuWU HanMingKANG JinFengXIAO DeYuanSHI XueLongAN XiaTIAN YuWANG RunShengZHANG LiangLiangZHANG XingWANG YangYuan
Investigations on Proton-Irradiation-Induced Spacer Damage in Deep-Submicron MOSFETs
In this paper,we have focused our attention on DC characteristics degradation of 0.18μm MOSFETs after 10-MeV p...
Shoubin XuePengfei WangRu HuangDake WuYunpeng PeiWenhua WangXing Zhang
Investigation of the RESURF Dielectric Inserted (REDI) LDMOS as a novel Silicon-based RF Power Device
In this paper,a novel power device named as RESURF Dielectric Inserted(REDI) LDMOS is put forward.It is fully ...
Yuchao LiuHan XiaoRu Huang
Investigations on the Physical Understanding of Mobility in MOSFETs——from Drift-Diffusion to Quasi-Ballistic
This paper provides scattering matrix method to analyze the transport property in nanoscale MOSFETs.A unified ...
Hongwei LiuRunsheng WangRu HuangXing Zhang
130nm PDSOI DTMOS体延迟研究
2010年
研究了基于IBM 8RF 130 nm工艺部分耗尽绝缘体上Si(PDSOI)动态阈值晶体管(DTMOS)体电阻、体电容以及体电阻和体电容乘积(体延迟)随Si膜厚度和器件宽度的变化。结果表明,Si膜厚度减小会导致体阻增大、体电容减小,但是体电阻和体电容的乘积却明显增大。Si膜厚度从200 nm减小到80 nm,体延迟增加将近两个数量级。器件宽度增加使得体电阻和体电容都明显增大,DTMOS电路延迟也因此指数递增。推导出了PDSOI DTMOS的延迟模型,为SOI DTMOS器件设计提供了参考。
毕津顺韩郑生海潮和
关键词:体电阻
一维GaN纳米结构的制备、表征及其特性研究
2008年
采用在石英炉中,氨化Ga2O3薄膜的方法,在Si(111)衬底上成功了制备GaN纳米结构薄膜:纳米线、纳米棒.分别用X射线衍射仪(XRD,Rigaku D/Max-rB Cu Kα)、傅立叶红外透射谱(FTIR,TENSOR27)、扫描电子显微镜(SEM,Hitachi S-570)、高分辨电镜(HRTEM,Philips TECNAI F30)和光致发光谱对样品的结构、成分、形貌和光学特性进行了测量分析.最后,简要的讨论了其生长机制.
薛守斌张兴庄惠照薛成山
关键词:磁控溅射
共2页<12>
聚类工具0