您的位置: 专家智库 > >

邢立冬

作品数:20 被引量:38H指数:3
供职机构:西安电子科技大学微电子学院更多>>
发文基金:国家自然科学基金陕西省教育厅科研计划项目国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术文化科学电气工程更多>>

文献类型

  • 16篇期刊文章
  • 2篇学位论文
  • 2篇专利

领域

  • 13篇电子电信
  • 3篇自动化与计算...
  • 1篇电气工程
  • 1篇文化科学
  • 1篇理学

主题

  • 7篇电路
  • 7篇电路设计
  • 5篇锁相
  • 5篇锁相环
  • 4篇功耗
  • 3篇低功耗
  • 3篇数模
  • 3篇数模混合
  • 3篇基于FPGA
  • 3篇CMOS工艺
  • 2篇电荷泵
  • 2篇振荡器
  • 2篇能耗
  • 2篇网络
  • 2篇网络成本
  • 2篇连网
  • 2篇纳米
  • 2篇互连
  • 2篇互连网
  • 2篇互连网络

机构

  • 9篇西安邮电学院
  • 9篇西安邮电大学
  • 6篇西安电子科技...
  • 2篇中国人民解放...
  • 1篇西安交通大学
  • 1篇西安外事学院
  • 1篇解放军第32...

作者

  • 20篇邢立冬
  • 5篇蒋林
  • 3篇商世广
  • 3篇韩俊刚
  • 3篇朱刘松
  • 2篇赵萍
  • 2篇杜慧敏
  • 2篇刘有耀
  • 2篇赵萍
  • 1篇巩稼民
  • 1篇赵玲
  • 1篇刘君华
  • 1篇李昕
  • 1篇黄虎才
  • 1篇王连民
  • 1篇李涛
  • 1篇张明英

传媒

  • 3篇微计算机信息
  • 2篇微电子学
  • 2篇电子设计工程
  • 1篇国外电子元器...
  • 1篇电子世界
  • 1篇微电子学与计...
  • 1篇功能材料与器...
  • 1篇西安电子科技...
  • 1篇西安邮电学院...
  • 1篇现代电子技术
  • 1篇大学教育
  • 1篇西安邮电大学...

年份

  • 2篇2017
  • 1篇2016
  • 3篇2015
  • 2篇2014
  • 2篇2013
  • 1篇2012
  • 3篇2011
  • 2篇2010
  • 1篇2009
  • 3篇2008
20 条 记 录,以下是 1-10
排序方式:
0.18μm CMOS 1∶20分频器电路设计被引量:3
2008年
采用0.18μm CMOS工艺设计了用于2.5GHz锁相环系统的1∶20分频器电路。该电路采用数模混合的方法进行设计,第一级用模拟电路实现1∶4分频,使其频率降低,第二级用数字电路实现1∶5分频,从而实现1∶20分频。该电路采用SMIC 0.18μm工艺模型,使用HSPICE进行了仿真。仿真结果表明,当电源电压为1.8V,输入信号峰峰值为0.2V时,电路可以工作在2.5GHz,功耗约为9.8mW。
邢立冬朱刘松蒋林
关键词:分频器CMOS工艺锁相环数模混合
多核处理器功耗优化与评估技术发展综述
2014年
多核处理器已经成为当前处理器设计的主流,其并行处理能力显著提高了处理器的性能,同时,多核处理器本身的高度集成度也使其功耗显著上升,从而在一定程度上限制了多核处理器的发展。本文描述了低功耗设计的基本理论、常用的低功耗设计技术和多核处理器中的功耗评估技术,并分析和总结了低功耗多核处理器研究的最新进展,可为多核处理器的设计提供有益的参考。
邢立冬
关键词:多核处理器并行处理低功耗设计功耗评估
碳纳米管气敏传感器的制备与性能研究被引量:1
2011年
本文采用传统的光刻工艺、丝网印刷技术和烧结工艺在ITO透明导电薄膜上制备出电容式的碳纳米管(CNT)膜气敏传感器,探讨扫描电压、工作频率和各种工艺参数对其性能的影响。光学显微镜测试表明,丝网印刷的CNT膜表面平整、分布均匀。扫描电镜表征显示,在大气中300℃烧结能促使有机粘合剂充分地分解和蒸发,在CNT膜中留下能有效提高气体吸附面积的丰富间隙。半导体特性分析仪分析表明,CNT膜气敏传感器经300℃烧结后在室温条件下,电容和电导对乙醇的灵敏度分别为198%和197%。
商世广赵玲李昕刘君华赵萍邢立冬
关键词:碳纳米管气敏传感器灵敏度
2.125~3.125GHz高速CMOS锁相环电路设计被引量:2
2011年
针对数模混合结构的电荷泵锁相环电路,建立了系统的数学模型,确定了电荷泵锁相环的系统参数,提出一种能够有效消除时钟馈通、电荷注入等非理想特性影响,并具有良好电流匹配特性的电荷泵电路,以及一种中心频率可调的压控振荡器电路。电路采用SMIC 0.18μm CMOS工艺模型,使用Spectre进行仿真。结果显示,整个锁相环系统的功耗约为40 mW,输出时钟信号峰-峰值抖动为21 ps@2.5 GHz,单边带相位噪声在5 MHz频偏处为-105 dBc/Hz。
邢立冬蒋林
关键词:数模混合电路电荷泵锁相环
基于SoPC的数字示波器设计被引量:4
2012年
在此提出一种基于SoPC的数字示波器设计。采用FPGA作为核心器件,通过硬件逻辑模块和NiosⅡ嵌入式处理器对高速A/D所采集的数据进行快速存储和处理,最终将波形还原显示在彩色液晶屏上。另外,还设计了用于PC机的软件以还原存储的波形信息,该软件同样也能够进行光标测量等操作。
邢立冬王连民
关键词:数字示波器SOPC
ZnO纳米线阵列的可控生长及机理分析被引量:3
2015年
为了研究一维氧化锌(ZnO)纳米线阵列的可控生长及生长机理,以二水合醋酸锌和六次甲基四胺为原料、生长氧化锌籽晶层的导电玻璃(ITO)为衬底,采用低温水热法实现大面积ZnO纳米线阵列的取向生长。通过扫面电镜(SEM)对获得的ZnO籽晶层和纳米线阵列进行表征,测试结果表明籽晶层的热处理温度、生长液的浓度对纳米线阵列的尺度分布有着明显的影响,但后处理温度对ZnO纳米线阵列的尺度分布几乎没有影响。
商世广王箫扬赵萍邢立冬
关键词:氧化锌纳米线阵列
一种分层MCC片上网络系统
本发明公开了一种分层MCC片上网络系统,计算资源单元和路由器节点相连,用于提供路由器节点在计算时的数据等资源;路由器节点通过配合连接成为环形拓扑结构,构成MCC片上网络系统的第一层,用于增强了系统的本地特性,提高系统的性...
刘有耀杜慧敏邢立冬韩俊刚
文献传递
3D图形渲染的能耗估计被引量:1
2017年
针对硬件设计和图形编程,提出了一种新的三维图形渲染计算阶段的能耗估计模型.针对三维渲染管线中顶点着色器和像素着色器的能耗问题,对影响渲染质量的顶点着色和像素着色的负载进行了分析,得出了像素数与顶点数的比值模型;同时,对顶点着色阶段和像素着色阶段的能耗进行了建模.用所建立的模型对基准测试程序进行了能耗估计,使用Synopsys VCS(Verilog Compiled Simulator)仿真器和Power Compiler来执行仿真,得到不同测试程序的实际能耗.验证结果表明,该模型预测误差的几何平均值小于3%,达到了较高的估计精度,可用于指导图形硬件和软件的功耗分析和管理.
邢立冬李涛黄虎才韩俊刚
关键词:着色器
一种中心频率可调的VCO电路设计被引量:3
2011年
采用0.18μmCMOS工艺设计了一种用于高速锁相环系统的压控振荡(VCO)电路,该电路的中心频率可根据需要进行调节.电路采用SMIC0.18μm工艺模型,使用Cadence的Spectre工具进行了仿真,仿真结果表明,该电路可工作在2.125-3.125GHz范围内,在5MHz频偏处的相位噪声为~105dBc/Hz.
邢立冬蒋林
关键词:锁相环压控振荡器相位噪声
2.5Gb/s 16:1复用器电路设计被引量:1
2008年
本文采用0.18μmCMOS工艺设计了用于2.5Gb/s收发器系统的16:1复用器电路。该电路采用数模混合的方法进行设计,第一级用数字电路实现16:4的复用,第二级用模拟电路实现4:1的复用,从而实现16:1的复用器。该电路采用SMIC0.18μm工艺模型,使用Virtuoso AMS Simulator工具进行了仿真。仿真结果表明,当电源电压为1.8V,温度范围为0~70℃时,电路可以工作在2.5b/s,功耗约为6mW。
邢立冬蒋林
关键词:收发器复用器数模混合
共2页<12>
聚类工具0