您的位置: 专家智库 > >

欧鹏

作品数:4 被引量:6H指数:1
供职机构:复旦大学更多>>
发文基金:上海市青年科技启明星计划国家自然科学基金国家科技重大专项更多>>
相关领域:自动化与计算机技术自然科学总论更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文
  • 1篇专利

领域

  • 2篇自动化与计算...
  • 1篇自然科学总论

主题

  • 3篇上网
  • 3篇片上网络
  • 3篇网络
  • 3篇处理器
  • 2篇多核
  • 2篇多核处理
  • 2篇多核处理器
  • 2篇寄存器
  • 1篇单核
  • 1篇单指令多数据
  • 1篇低功耗处理器
  • 1篇队列
  • 1篇阵列
  • 1篇阵列设计
  • 1篇时钟
  • 1篇数据选择器
  • 1篇仲裁器
  • 1篇阈值
  • 1篇路由
  • 1篇路由器

机构

  • 4篇复旦大学

作者

  • 4篇欧鹏
  • 3篇虞志益
  • 1篇尤凯迪
  • 1篇林杰
  • 1篇李毅
  • 1篇黄贝
  • 1篇权衡
  • 1篇肖瑞瑾
  • 1篇俞政
  • 1篇于学球
  • 1篇张家杰

传媒

  • 2篇计算机工程

年份

  • 3篇2013
  • 1篇2012
4 条 记 录,以下是 1-4
排序方式:
一种适用于片上网络的可配置交换机制的路由器
本发明属于集成电路的片上网络技术领域,具体为一种可配置为电路交换或包交换两种交换机制的路由器。通常的路由器由输入缓冲队列、路由计算模块、仲裁器和交换开关组成,具有东、南、西、北和本地5组端口。本发明在通常路由器的数据输入...
虞志益林杰欧鹏李毅
文献传递
基于65nm工艺的高性能低功耗处理器设计
2012年
研究并设计一款RISC处理器,从架构设计、电路设计、芯片后端设计多个层次保证其高性能、低功耗的特点。在架构设计层面,通过扩展寄存器堆来提升数据交互的局部性并降低对存储器的访问次数。在电路设计层面,利用动态门控时钟技术对乘除法模块和寄存器堆进行高效的时钟控制。在芯片后端设计层面,分析并比较TSMC 65 nm中GP和LP 2种工艺库,采用多阈值设计流程进一步提高处理器的速度并降低功耗。测试结果表明,与其他平台下的性能结果相比,该处理器可以将RS前向纠错解码算法的吞吐率提高4倍~70倍。
权衡肖瑞瑾欧鹏尤凯迪黄贝虞志益
关键词:门控时钟多阈值
基于扩展寄存器与片上网络的运算阵列设计被引量:1
2013年
为提高多核处理器性能,在传统硬件加速部件的基础上,提出一种新型的运算阵列设计方案。将运算阵列与多核处理器的通信端口映射在扩展寄存器地址空间上,实现阵列与多核处理器的紧密耦合。通过片上网络连接各个运算单元,实现运算阵列的灵活配置和高度共享。在实验系统上实现1 024点快速傅里叶变换和H.264解码器,结果表明,与纯软件实现相比,该方案能使处理器性能和功耗都有所改善。
张家杰欧鹏俞政于学球虞志益
关键词:多核处理器片上网络快速傅里叶变换
多核处理器关键技术研究——单核及核间通讯的架构与实现
随着通信和多媒体领域应用变得越来越复杂,传统的基于集成电路(ASIC)的解决方案由于研发成本高,灵活性差,显得越来越不适用。取而代之的,以处理器,特别是多核处理器,为核心的系统正逐渐成为焦点。处理器具有良好的可编程性和灵...
欧鹏
关键词:多核处理器核间通信片上网络单指令多数据
文献传递
共1页<1>
聚类工具0