您的位置: 专家智库 > >

羊性滋

作品数:29 被引量:63H指数:4
供职机构:清华大学信息科学技术学院微电子学研究所更多>>
发文基金:国家自然科学基金“九五”国家科技攻关计划更多>>
相关领域:电子电信自动化与计算机技术理学经济管理更多>>

文献类型

  • 24篇期刊文章
  • 3篇会议论文
  • 2篇科技成果

领域

  • 21篇电子电信
  • 10篇自动化与计算...
  • 1篇经济管理
  • 1篇理学

主题

  • 13篇电路
  • 8篇处理器
  • 7篇功耗
  • 6篇微处理器
  • 6篇集成电路
  • 5篇非接触
  • 4篇芯片
  • 4篇非接触式
  • 4篇非接触式IC...
  • 3篇智能卡
  • 3篇嵌入式
  • 3篇逻辑电路
  • 3篇功耗分析
  • 3篇CMOS
  • 3篇FPGA
  • 3篇IC卡
  • 2篇低功耗
  • 2篇低功耗设计
  • 2篇电路设计
  • 2篇读卡

机构

  • 29篇清华大学

作者

  • 29篇羊性滋
  • 13篇周润德
  • 8篇葛元庆
  • 7篇朱宁
  • 6篇李树国
  • 2篇魏少军
  • 2篇孙自敏
  • 2篇代铁军
  • 2篇高成云
  • 2篇高力立
  • 2篇齐家月
  • 1篇单羽
  • 1篇张素芹
  • 1篇郑纬民
  • 1篇余宏亮
  • 1篇刘振宇
  • 1篇孙义和
  • 1篇梁凌宇
  • 1篇谭学斌
  • 1篇唐小勇

传媒

  • 11篇微电子学
  • 4篇清华大学学报...
  • 3篇微电子学与计...
  • 2篇半导体技术
  • 2篇电子学报
  • 1篇微处理机
  • 1篇世界产品与技...
  • 1篇第十一届全国...
  • 1篇全国第六届电...
  • 1篇第十一届全国...

年份

  • 1篇2006
  • 1篇2005
  • 4篇2004
  • 1篇2003
  • 1篇2001
  • 5篇2000
  • 7篇1999
  • 3篇1998
  • 2篇1997
  • 3篇1996
  • 1篇1985
29 条 记 录,以下是 1-10
排序方式:
一种用于32位CPU的CPL流水线乘加器的设计被引量:4
2004年
 综合的32位乘加器需采用5段流水线才能满足CPU的设计指标,但这样会造成与CPU指令流水线不匹配,带来了控制复杂化。为解决这个问题,采用互补传输门逻辑(CPL)设计了用于32位CPU的高速乘加器,使其流水线段数从原来的5段缩减为与CPU指令流水线相匹配的3段,简化了控制、降低了功耗、节省了面积。
赵楠李树国羊性滋
关键词:乘法器BOOTH算法中央处理器
应用遗传算法进行低功耗状态编码被引量:4
2000年
本文研究了用遗传算法进行有限状态机 (FSM)的低功耗状态编码问题 .基于FSM的概率模型 ,对编码空间进行并行搜索 ;通过在适应性度量中引入面积和状态翻转信息 ,实现了面积和功耗之间的折衷 .对一些FSM的实际测试表明此方法平均能达到 2 0 %的功耗优化 .
朱宁周润德羊性滋
关键词:遗传算法有限状态机
一个实现FPGA硬线化的开发系统
1997年
SMPGA是FPGA的一种硬线化设计,是FPGA的最佳低成本替代品。本文在简介SMPGA基本原理的基础上介绍了一种实现FPGA向SMPGA转换的开发系统.利用本系统可以迅速方便地完成由FPGA向SMPGA的转换。
孙自敏羊性滋李旭东
关键词:FPGA可编程逻辑器件
一种FPGA的硬线化技术:SMPGA
1996年
对国内广泛应用的XilinxFPGA进行了研究。在此基础上,开发了一种FP-GA硬线化技术——SMPGA。该技术具有兼容性好、成本低和转换迅速等优点。叙述了实现FPGA硬线化技术的基本思路和方法。详细介绍了SMPGA母片的版图设计和编程转换软件以及LCA电路图提取软件的开发。实验结果证明。
羊性滋葛元庆孙自敏李旭东
关键词:集成电路逻辑阵列FPGA
应用于智能卡的Java嵌入式微处理器核的设计被引量:3
2000年
介绍了一种可直接执行 Java字节码的嵌入式微处理器体系结构。该处理器核实现了Java卡虚拟机 (JCVM)指令集。类 RISC的流水线显著加快了指令的执行速度。文中对堆栈类型指令间的数据相关问题提出了一种新的解决办法。
唐小勇羊性滋
关键词:JAVA处理器虚拟机智能卡
集成电路隐蔽ROM码点与管型的染色识别技术
1996年
集成电路隐蔽ROM码点与管型的染色识别是当前解剖分析和消化吸收国外集成电路先进技术的关键技术。文中讨论了它的难点和识别效果,以及它的应用前景。
羊性滋
关键词:MOS管集成电路
8位嵌入式CPU核的正向设计被引量:11
2000年
介绍了一个与 Motorola68HC0 5指令兼容的 8位 CPU核的设计 ,分析了系统结构和工作原理以及设计构思 ,最后简要介绍了一个用 VHDL语言实现的通用仿真验证软件。
陈建伟羊性滋
关键词:CPU核微处理器
CMOS 组合逻辑电路的功耗分析研究
1998年
功耗分析是低功耗逻辑综合的一个重要步骤。CMOS组合逻辑电路的功耗分析由于电路节点之间存在相关性而变得复杂。采用两两相关的方法对电路内部节点的相关性进行建模,并且对相关性进行划分强弱分别进行处理,从而提高了计算的精度。同时为了降低计算的空间复杂度,对电路采用了按逻辑深度分级计算的方法,使计算的复杂度并不与电路规模直接相关。对ISCAS’85基本测试电路(benchmark)的实验结果说明此方法可以有效地用于较大规模的组合逻辑电路的功耗分析。
朱宁周润德羊性滋
关键词:组合逻辑电路CMOS功耗分析ULSI
8086微处理器的内部结构特点
1985年
一、整体结构概述8086微处理器的整体结构框图示于图1中。它由两个处理器组成,一个是上半部分的总线接口部件BIU,一个是下半部分的执行部件EU。二者各受独立的控制,有相同的时钟但工作时并不同步。BIU的组成包括形成地址的段寄存器及加法器、程序计数器PC。
岳震伍齐家月羊性滋蒋志
关键词:地址寄存器微处理器BIU指令队列寄存器堆
基于翻转信息熵的组合逻辑电路功耗分析被引量:1
2004年
基于信息熵的复杂度分析方法是在VLSI设计流程的高层次抽象阶段对组合逻辑电路功耗和面积进行分析估计的可行方法之一 .本文通过提出新的利用翻转信息熵进行电路实现面积和功耗估计的理论方法 ,改善了面积和功耗估计精度 .大量基于随机电路和BENCHMARK电路的实验结果表明 ,上述方法能够使面积和功耗估计的相对误差分别降低 2 4 3% (从 12 74 %到 9 6 5 % )和 15 4 % (从 13 6 7%到 11 5 7% ) .
张盛周润德羊性滋
关键词:组合电路低功耗设计信息熵
共3页<123>
聚类工具0