您的位置: 专家智库 > >

贝劲松

作品数:6 被引量:13H指数:2
供职机构:清华大学信息科学技术学院计算机科学与技术系更多>>
发文基金:国家重点基础研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 2篇学位论文

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 4篇电路
  • 3篇时序电路
  • 3篇同步时序电路
  • 3篇VHDL
  • 2篇集成电路
  • 2篇OBDD
  • 1篇有限状态机
  • 1篇状态机
  • 1篇自适
  • 1篇自适应
  • 1篇组合电路
  • 1篇函数
  • 1篇反例
  • 1篇VHDL设计
  • 1篇CTL
  • 1篇布尔函数

机构

  • 6篇清华大学

作者

  • 6篇贝劲松
  • 4篇洪先龙
  • 4篇边计年
  • 4篇薛宏熙
  • 2篇范轶平
  • 1篇龙望宁

传媒

  • 3篇计算机辅助设...
  • 1篇计算机应用

年份

  • 1篇2001
  • 1篇2000
  • 3篇1999
  • 1篇1997
6 条 记 录,以下是 1-6
排序方式:
VHDL同步时序电路的符号模型判别算法研究
贝劲松
关键词:集成电路
OBDD变量排序算法研究
贝劲松
形式验证中同步时序电路的VHDL描述到S^2-FSM的转换被引量:5
1999年
符号模型检查(SymbolicModelChecking,SMC)是一种有效的形式验证方法.该方法主要有2个难点:一个是建模,即如何建立并用有限内存来表示电路的状态机模型;另一个是在此模型基础上的验证算法.由于验证时间和有限状态机模型的大小是直接相关的,因而模型的大小就成为SMC中的关键问题.本文提出一种基于同步电路行为描述的新的有限状态机模型S2-FSM,并给出从同步电路的VHDL描述建立这种模型的过程.由于该模型的状态转换函数是基于时钟周期的,消去了与时钟无关的大量中间变量,所以同Deharbe提出的模型相比,它的状态数大大减少.若干电路的实验结果表明,该模型由于减少了状态规模,建模时间和可达性分析时间大大减少,效果十分显著.
贝劲松李洪星边计年薛宏熙洪先龙
关键词:VHDL同步时序电路
针对同步时序电路VHDL设计的有效模型判别器VERIS
2001年
介绍了一个针对同步时序电路 VHDL 设计的性质验证的解决方案——一个有效的符号模型判别器VERIS.该模型判别器利用同步时序电路设计的特点以及待验证性质的局部性 ,可显著地减少有限状态机 (FSM)的状态空间 ;大大地提高可达性分析和性质验证的速度 ;同时 ,实现了反例生成机制 .实验结果表明 ,与 Deharbe的模型判别器相比 。
范轶平贝劲松边计年薛宏熙洪先龙
关键词:同步时序电路有限状态机VHDL
OBDD变量排序的自适应选择算法被引量:8
1999年
有序的二叉决策图(OBDD)是形式验证领域的基础技术之一.由于OBDD的大小对变量序非常敏感,使得变量排序问题成为最关键的一个问题.首先将OBDD变量排序问题分解为3 个子问题,定义了若干启发信息,给出了上述子问题的启发式解法;然后提出了一个变量排序自适应选择算法,从若干候选变量序中选出“最佳”的变量序.最后给出了ISCAS85 电路的实验结果.
贝劲松边计年薛宏熙龙望宁洪先龙
关键词:布尔函数OBDD组合电路集成电路
符号模型判别系统的一种实用反例生成策略被引量:1
2000年
描述一个在模型判别器中实现的实用的反例生成策略。该策略利用电路性质描述语言的特点 ,将所有的“反例”生成算法归结为三种基本的“正例”生成算法。
范轶平贝劲松边计年薛宏熙洪先龙
关键词:CTL
共1页<1>
聚类工具0