您的位置: 专家智库 > >

文献类型

  • 4篇期刊文章
  • 4篇专利
  • 1篇学位论文

领域

  • 5篇电子电信

主题

  • 4篇视频
  • 3篇转换器
  • 3篇VLSI
  • 3篇VLSI结构
  • 3篇H.264
  • 2篇单端
  • 2篇电容
  • 2篇英文
  • 2篇运算跨导放大...
  • 2篇噪声
  • 2篇实时视频
  • 2篇视频编码
  • 2篇图像
  • 2篇图像分割
  • 2篇图象
  • 2篇图象分割
  • 2篇排序
  • 2篇模数转换
  • 2篇模数转换器
  • 2篇开关

机构

  • 9篇北京大学

作者

  • 9篇彭春干
  • 8篇于敦山
  • 7篇曹喜信
  • 4篇盛世敏
  • 4篇曹健
  • 4篇张兴
  • 2篇刘越
  • 2篇孙金铎
  • 2篇白书俊
  • 2篇吴亚东
  • 2篇刘宏志
  • 1篇尚天秀

传媒

  • 3篇北京大学学报...
  • 1篇计算机辅助设...

年份

  • 2篇2009
  • 5篇2008
  • 2篇2007
9 条 记 录,以下是 1-9
排序方式:
一种分水岭图象分割处理方法
本发明公开了一种分水岭图像分割处理方法,其主要分三步完成,即分水岭算法的前处理过程,滤掉不必要的噪声点;分水岭处理过程,对象素点进行排序和标号扩展;分水岭后处理过程,来减小过渡分割的影响;该方法速度比VINCENT-SO...
曹喜信曹健刘宏志于敦山张兴彭春干
文献传递
一种管道式差分模数转换器
本发明公开了一种管道式差分模数转换器,其利用差分运算跨导放大器结合开关MOS管和电容来实现管道式差分模数转换器中前一级向后一级提供精确残差值。本发明的模数转换器可以避免单端运算跨导放大器不易于实现差分模数转换器的问题。
曹喜信孙金铎吴亚东白书俊彭春干曹健刘越张兴于敦山
文献传递
基于硬件优化的H.264 VBSME SAD算法及其VLSI结构
2008年
以硬件代价优化为目的,对H.264宏块级的VBSME SAD VLSI结构进行了详细的分析,提出一种像素平滑重采样的SAD算法及其VLSI结构.该算法先将当前块和参考块像素划分成2×2的子块进行平滑和重采样,再进行7种可变块大小的SAD运算,以有效地降低SAD运算中级联加法器的深度和宽度,减少硬件代价.实验结果表明,该算法的编码性能与SAD标准算法的RDO曲线相比偏差小于1%,而硬件面积和功耗在不同的综合时钟频率下可节省53%以上.鉴于其优良的硬件性能,文中算法及其结构非常适合高并行度的H.264 VLSI解决方案.
彭春干于敦山曹喜信盛世敏
关键词:H.264VLSI
基于H.264标准视频编码关键技术ASIC设计研究
视频压缩编码标准及其ASIC实现是近年来视频领域和IC设计领域的研究热点。H.264/AVC是ITU和ISO联合推出的最新国际视频编解码标准,它集中了近些年来视频编解码领域内的一系列最新技术成果,在同等图像质量条件下其压...
彭春干
关键词:H.264标准视频编码ASIC设计熵编码
二阶ΣΔA/D转换器抽取滤波器VLSI设计和实现(英文)
2007年
描述了一种针对高精度要求的二阶ΣΔA/D转化器抽取滤波器设计和硬件实现的解决方案;提出了一种能够实现2倍抽取的通用无乘法器硬件实现结构,该结构能有效实施半带滤波器和其他高阶FIR的2倍抽取功能。整个滤波器采用无RAM/ROM技术,实现了低通带文波、窄过渡带、高阻带衰减和高抽取率的系统要求,以很低的硬件代价实现了一个16位精度的ΣΔA/D转换器。
彭春干于敦山尚天秀盛世敏
关键词:抽取滤波
一种管道式差分模数转换器
本发明公开了一种管道式差分模数转换器,其利用差分运算跨导放大器结合开关MOS管和电容来实现管道式差分模数转换器中前一级向后一级提供精确残差值。本发明的模数转换器可以避免单端运算跨导放大器不易于实现差分模数转换器的问题。
曹喜信孙金铎吴亚东白书俊彭春干曹健刘越张兴于敦山
文献传递
一种分水岭图象分割处理方法
本发明公开了一种分水岭图像分割处理方法,其主要分三步完成,即分水岭算法的前处理过程,滤掉不必要的噪声点;分水岭处理过程,对象素点进行排序和标号扩展;分水岭后处理过程,来减小过渡分割的影响;该方法速度比VINCENT-SO...
曹喜信曹健刘宏志于敦山张兴彭春干
文献传递
一种适用无线视频通讯低复杂度H.264 VBSME VLSI结构(英文)被引量:1
2007年
针对无线视频通讯H.264编码器关键技术VBSME VLSI实现,提出了一种低复杂度结构,该结构由宏块输入缓存器,17×16蛇形扫描寄存器阵列,8×8PE阵列,4×4SAD加法树和四步可变块运动矢量生成器组成。在有效保持所有的H.264宏块特性的基础上,相对于宏块级的VBSME结构,通过采用新提出的四步可变块运动矢量生成器和双时钟频率调谐技术,主要的数据通道宽度缩减到25%,硬件代价缩减到37%,关键路径延时由9.8ns减少到8.2ns,功耗约降低了50.3%。
彭春干于敦山曹喜信盛世敏
关键词:H.264SADVLSI视频通讯
一种新的H.264/AVC标量量化并行VLSI结构(英文)被引量:1
2008年
针对H.264视频编码标准关键技术52级标量量化的VLSI实现过程中,传统结构的速度和面积不能有效满足H.264在高速高并行编码应用中的实时要求,通过采用部分CSD码无符号压缩移位加法树、参考电平连线、对量化系数和步长重新进行分组分段编码等方法,有效替代了H.264标量量化过程中出现的矩阵乘法、查表、除法等不利于硬件加速的算法,提出了一种非常适合流水加速的基于4×4块并行的VLSI结构,通过控制级联加法器级数就可以有效调节其速度性能,当级数为2时,其块处理速率可以达到121.6MHz,能够满足4096×2304@120Hz视频的实时处理要求。该结构在面积和功耗方面较传统结构也有较大的改进,采用SMIC 0.13μm工艺单元库,综合时钟频率设为100MHz时,等效门和功耗分别节省了38%和30%。
彭春干于敦山曹喜信盛世敏
关键词:H.264VLSI结构视频编码
共1页<1>
聚类工具0