您的位置: 专家智库 > >

申睿

作品数:3 被引量:4H指数:1
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇译码
  • 1篇多模
  • 1篇译码结构
  • 1篇译码器
  • 1篇优化算法
  • 1篇前向纠错
  • 1篇前向纠错码
  • 1篇纠错
  • 1篇纠错码
  • 1篇基带
  • 1篇基带处理
  • 1篇基带处理器
  • 1篇NMS
  • 1篇QC-LDP...
  • 1篇QC-LDP...
  • 1篇VLSI实现
  • 1篇DTMB
  • 1篇处理器

机构

  • 3篇复旦大学

作者

  • 3篇申睿
  • 2篇曾晓洋
  • 2篇陈赟
  • 2篇向波
  • 1篇邓运松
  • 1篇鲍丹

传媒

  • 1篇计算机研究与...
  • 1篇小型微型计算...

年份

  • 1篇2010
  • 2篇2009
3 条 记 录,以下是 1-3
排序方式:
多模多标准基带处理器的前向纠错码译码实现研究
本文主要研究了多模多标准通信标准中的两种前向纠错码Turbo码和LDPC码,它们具有最接近香农极限的性能,因而广泛应用于各个通信系统中。   本文提出了一种适用于Wimax标准的Turbo码译码器架构。该架构采用了带校...
申睿
关键词:基带处理器前向纠错码译码器
文献传递
基于TDMP优化算法的QC-LDPC译码器VLSI实现被引量:4
2009年
在对TDMP算法优化的基础上,提出了一种LDPC译码器VLSI架构和实现方法.与目前已经存在的LDPC译码器相比,这种实现方法的优势主要有:1)能够实现快速收敛,将译码迭代次数降低为经典方法的50%以下,进而降低功耗;2)用于存储中间置信信息的存储器使用量比传统方法减少50%以上,大大减少芯片面积;3)校验节点置信度更新采用归一化Min-Sum算法(NMS),降低计算复杂度,选取的校正因子保证了译码器的BER性能;4)充分利用校验矩阵的准循环特点,实现规整的芯片内部互连线,减小布线难度.用这种架构实现了符合中国数字电视地面传输标准(DTMB)的LDPC译码器:融合3种码率;芯片规模为58万门;时钟频率为100MHz,数据吞吐率为107Mbps.
鲍丹向波申睿陈赟曾晓洋
关键词:QC-LDPCNMSDTMB
一种通用的低成本QC-LDPC码译码结构
2010年
提出一种通用的QC-LDPC码译码器架构.该架构采用一种特殊的绑定结构和一个可配置的循环移位网络,实现了多码率变码长的LDPC译码,可以应用在多标准数字通信系统中.同时,该结构使存储单元的利用率提高了13倍.提出的可配置数据交换网络可以使存储单元和运算单元之间的连线规则化,降低了连线复杂度.基于该结构,本文实现了符合中国数字电视地面传输标准DTMB中LDPC译码器,在SMIC0.18um标准COMS工艺下,芯片面积约为8mm2;在时钟频率50MHz,迭代次数15次,8比特量化的条件下,吞吐率可达91Mbps.
申睿邓运松向波陈赟曾晓洋
关键词:QC-LDPC码
共1页<1>
聚类工具0