您的位置: 专家智库 > >

于芳

作品数:103 被引量:75H指数:4
供职机构:中国科学院微电子研究所更多>>
发文基金:武器装备预研基金国家自然科学基金国家科技重大专项更多>>
相关领域:电子电信自动化与计算机技术航空宇航科学技术理学更多>>

文献类型

  • 61篇专利
  • 40篇期刊文章
  • 2篇会议论文

领域

  • 37篇电子电信
  • 14篇自动化与计算...
  • 1篇航空宇航科学...
  • 1篇理学

主题

  • 25篇电路
  • 20篇门阵列
  • 18篇阵列
  • 18篇现场可编程
  • 17篇现场可编程门...
  • 17篇可编程门阵列
  • 16篇FPGA
  • 12篇布线
  • 11篇逻辑单元
  • 11篇布局布线
  • 9篇映射
  • 9篇芯片
  • 9篇存储器
  • 8篇电子设计
  • 8篇用户
  • 7篇单粒子
  • 7篇单粒子翻转
  • 7篇锁存
  • 7篇锁存器
  • 7篇逻辑模块

机构

  • 74篇中国科学院微...
  • 37篇中国科学院
  • 4篇中国科学院大...
  • 2篇北京大学
  • 2篇济南大学
  • 2篇中国电子科技...
  • 1篇上海工程技术...
  • 1篇上海复旦微电...

作者

  • 103篇于芳
  • 36篇刘忠立
  • 34篇李艳
  • 22篇李明
  • 20篇陈亮
  • 14篇吴利华
  • 13篇赵岩
  • 12篇郭旭峰
  • 11篇张倩莉
  • 8篇李宁
  • 8篇陈陵都
  • 8篇李国花
  • 7篇赵凯
  • 7篇刘贵宅
  • 6篇韩小炜
  • 6篇郑中山
  • 6篇张东晓
  • 5篇和致经
  • 5篇高见头
  • 4篇王剑

传媒

  • 9篇Journa...
  • 4篇微电子学与计...
  • 4篇深圳大学学报...
  • 3篇物理学报
  • 3篇电子学报
  • 3篇华南理工大学...
  • 3篇微计算机信息
  • 3篇信息与电子工...
  • 2篇哈尔滨工业大...
  • 2篇核电子学与探...
  • 1篇宇航学报
  • 1篇计算机应用
  • 1篇功能材料与器...
  • 1篇北京航空航天...
  • 1篇第八届全国抗...
  • 1篇第九届全国抗...

年份

  • 5篇2018
  • 2篇2017
  • 12篇2016
  • 10篇2015
  • 11篇2014
  • 23篇2013
  • 13篇2012
  • 3篇2011
  • 2篇2010
  • 2篇2009
  • 2篇2008
  • 6篇2007
  • 3篇2005
  • 1篇2004
  • 2篇2001
  • 4篇1999
  • 1篇1992
  • 1篇1989
103 条 记 录,以下是 1-10
排序方式:
一种抗单粒子翻转的Latch型灵敏放大器
本发明公开了一种抗单粒子翻转的Latch型灵敏放大器,该灵敏放大器包括依次连接的判断锁存电路、输出信号的脉冲消除电路和传输门控制信号产生电路,其中:该灵敏放大器的输入端为该判断锁存电路的输入端In+与In-,使能信号为输...
于芳乔宁赵凯高见头
文献传递
具有MUX模式的LUT结构及与其相配套的EDA优化方法
本发明公开了一种具有多路选择器模式的查找表结构及与其相配套的EDA优化方法。本发明是在传统LUT结构的基础上经过微小改动,复用传统LUT结构中天然存在的4选1MUX来提高实现MUX的逻辑利用率并减小电路延迟。本发明中与M...
郭旭峰李明于芳
文献传递
一种可配置的边界扫描寄存器链电路
本发明公开了一种可配置的边界扫描寄存器链电路,该边界扫描寄存器链电路包含多个依次串联连接的边界扫描寄存器链单元,每个边界扫描寄存器链单元由依次串联连接的三态路径边界扫描寄存器组、输出路径边界扫描寄存器组和输入路径边界扫描...
吴利华于芳
文献传递
具有复位功能的静态随机存储单元
一种具有复位功能的静态随机存储单元,其包括:一第一反相器,其包括第一驱动NMOS晶体管及第一负载PMOS晶体管;一第二反相器,其包括第二驱动NMOS晶体管及第二负载PMOS晶体管;该第一反相器的输出端与该第二反相器的输入...
吴利华韩小炜赵凯于芳
一种用于FPGA的跨平台多层次集成设计系统
本发明公开了一种用于FPGA的跨平台多层次集成设计系统,该系统包括用户图形界面模块、FPGA芯片生成模块、FPGA设计模块、FPGA系统应用模块和FPGA验证模块,其中用户图形界面模块用于将FPGA芯片生成模块、FPGA...
张峰于芳李艳韩小炜李明张倩莉陈亮吴利华张国全刘贵宅郭旭峰杨波赵岩王剑李建忠刘忠立陈陵都
文献传递
宽函数的布尔匹配及其在FPGA重综合中的应用
2013年
当前大多数商用现场可编程门阵列(FPGA)可配置逻辑块结构在查找表(LUT)的基础上增加了很多辅助逻辑资源,而传统的LUT基工艺映射算法无法充分利用这些资源.为此,文中提出一种基于香农展开式和不相交支持集分解算法的布尔匹配方法,并将其应用于工艺映射后的重综合.使用该方法对工艺映射后网表中的宽函数进行布尔匹配,使其在目标FPGA结构上重新实现,从而达到充分利用所有逻辑资源和减少LUT数的目的.实验结果表明,该方法能在不增加电路关键路径延时的基础上,对学术界综合工具ABC工艺映射之后的4-LUT和6-LUT网表分别节省7.9%和7.8%的面积开销.
张峰王作建吴洋于芳刘忠立
关键词:电子设计自动化现场可编程门阵列查找表
注氮、注氟SIMOX/NMOS器件辐射加固性能(英文)
2007年
本文对注N、注F的SIMOX/NMOSFET器件的抗辐射特性进行了研究,发现两者都能减少埋氧层及其界面的空穴陷阱,对辐射加固有所改善,特别是对大剂量辐射的加固更为明显。总体来说,在此能量下,离子注入剂量越大,加固越好。由于注入的剂量对片子本身的阈值电压有很大影响,所以选择对于器件初始特性影响较小的剂量及能量非常重要。
王宁娟刘忠立李宁张国强于芳郑中山李国花
关键词:SOIMOSFET离子注入
一种对高扇出的可编程门列阵进行布局布线的方法
本发明公开了一种对高扇出的可编程门列阵进行布局布线的方法,包括:读取可编程门列阵FPGA芯片结构信息和打包之后生成的网表信息;根据读取的可编程门列阵FPGA芯片结构信息和网表信息对FPGA进行布局;根据对FPGA的布局结...
李明李艳于芳
文献传递
针对一种岛式FPGA布局布线方法的研究与改进被引量:2
2012年
针对一种岛式FPGA(Field Programmable Gate Array)芯片VS1000的架构,开发了一种布局布线工具VA,该工具在VPR的基础上做了两方面改进.第一,在传统布线算法的布线资源图基础上建立了全局信号布线资源图,完成了对全局信号的布线,使全局信号布线与其他信号布线独立起来,以达到减少全局信号相对延时和节省通用布线资源的目的.第二,提出了两种新的布线顺序:高扇出线网优先和高关键度线网优先.实验结果表明,对于标准测试电路,高扇出优先的布线顺序平均可减少21.8%的迭代次数,高关键度优先的布线顺序平均可减少22.3%的关键路径延时.
陈亮李艳李明于芳刘忠立
关键词:现场可编程门阵列布线
一种现场可编程门阵列的配置方法
本发明公开了一种现场可编程门阵列的配置方法,该现场可编程门阵列包括多个逻辑模块、多个X方向上的布线资源和多个Y方向上的布线资源,激励信号输入端和响应信号输出端;所说逻辑模块由逻辑单元组成,并且包括下边输入端,下边输出端,...
赵岩于芳
文献传递
共11页<12345678910>
聚类工具0