您的位置: 专家智库 > >

易欢

作品数:8 被引量:17H指数:2
供职机构:西华师范大学更多>>
发文基金:四川省教育厅科学研究项目四川省教育厅自然科学科研项目更多>>
相关领域:电子电信更多>>

文献类型

  • 7篇期刊文章
  • 1篇学位论文

领域

  • 8篇电子电信

主题

  • 7篇基于FPGA
  • 5篇FPGA
  • 2篇数字锁相
  • 2篇数字锁相环
  • 2篇锁相
  • 2篇锁相环
  • 2篇系统设计
  • 2篇VHDL
  • 1篇信号
  • 1篇移频
  • 1篇移频键控
  • 1篇优化设计
  • 1篇噪声
  • 1篇软件无线电
  • 1篇数字下变频
  • 1篇全数字
  • 1篇全数字锁相环
  • 1篇中位
  • 1篇自动控制
  • 1篇位同步

机构

  • 8篇西华师范大学

作者

  • 8篇易欢
  • 7篇肖顺文
  • 7篇李怡琳
  • 1篇邹贵祥
  • 1篇邹文辉
  • 1篇杨媛

传媒

  • 2篇数字技术与应...
  • 1篇电子世界
  • 1篇乐山师范学院...
  • 1篇西华师范大学...
  • 1篇信息通信
  • 1篇电子设计工程

年份

  • 2篇2017
  • 3篇2016
  • 2篇2015
  • 1篇2014
8 条 记 录,以下是 1-8
排序方式:
基于FPGA的CIC滤波器的优化设计被引量:5
2017年
针对在数字下变频系统中单独应用CIC滤波器实现抽取滤波时,因高阶CIC滤波器通带衰减过大的问题,在原有的CIC滤波器后级联一补偿滤波器以达到降低采样率,防止频率混叠的目的。仿真结果表明,改进后的CIC滤波器通带波纹数减少,通带衰减降幅明显。
李怡琳肖顺文易欢杨湲
关键词:FPGA数字下变频CIC滤波器
混有白噪声的SOS信号实时处理系统设计
2016年
因为混有白噪声的SOS信号不容易被检测到,所以很难实现紧急救援,因此本设计的目的是对混有白噪声的SOS信号进行处理。首先检测混合信号中是否含有SOS信号,其次将混合信号进行调制,再次对调制信号进行滤波处理,然后对滤波信号进行同步操作,最后将同步信号解调出来。从电路的仿真看出,本设计能快速地、较高精度地将混有白噪声的SOS信号识别出来,达到了设计的目的。
杨湲肖顺文易欢李怡琳
关键词:白噪声
基于FPGA的FSK调制解调系统设计被引量:8
2014年
根据FSK调制和解调的原理,设计了一种基于FPGA芯片的FSK调制解调器。本系统采用频率键控法设计调制模块,利用过零检测法实现解调模块。测试结果表明:fsk解调信号波形和输入基带信号波形一致,满足系统的设计要求,整个系统具有较高稳定性。
杨湲肖顺文邹贵祥易欢李怡琳
关键词:FPGA移频键控
基于FPGA的快速数字锁相环实现被引量:1
2016年
根据数字锁相环的原理,本设计用VHDL语言实现了锁相功能。本设计的数字锁相环是由数字鉴相器、数字环路滤波器、数字振荡器,相位调整模块组成。在设计中对锁相时间与相位同步误差做了一定的调整,使本设计中的锁相环具有快速锁相,低同步误差等优点。同时采用模块化设计,使得各个功能模块具有独立性强,修改方便等特点。仿真结果表明:信号经过锁相环以后,能够很快地进入锁定状态并且具有很小的相位误差。
杨湲肖顺文邹文辉易欢李怡琳
关键词:VHDL语言模块化设计相位误差
基于FPGA的自动采集控制系统被引量:2
2015年
本系统是基于FPGA为核心的自动温度采集控制恒温系统,运用了传感器技术,实时的对一定环境中的温度进行采集,并通过FPGA芯片进行恒温控制。系统运行过程中,不需要人为进行任何控制。系统通过固化在内部的程序,自动对外界温度进行采集,显示,并控制。该系统既能满足小范围内的恒温控制,同时又具有造价低,维护简便,可操作性好的优点。非常适用于小范围内的恒温控制。
李怡琳肖顺文易欢杨盢
关键词:FPGA自动控制温度控制
基于FPGA的软件无线电中位同步算法研究
针对软件无线电中数字接收机要求位同步模块具有高效率的同步数据处理能力,以及能够适应较宽基带码元的速率范围。本课题在充分探讨位同步算法原理的基础之上,对基于FPGA的软件无线电中位同步系统进行了详细地研究与设计,其目的是提...
易欢
关键词:软件无线电位同步GARDNER算法
文献传递
基于FPGA的N位扭环型计数器设计
2015年
根据数字电路中扭环型计数器的工作原理,给出了N位左移扭环型计数器和N位右移扭环型计数器的驱动方程和状态转换图,并利用VHDL硬件描述语言对两类扭环型计数器进行描述。测试结果表明,只要在输入端设置N位扭环型计数器的N值,该N位扭环型计数器就是定值扭环型计数器。
易欢肖顺文李怡琳杨媛
关键词:FPGAVHDL
一种基于FPGA的分频器的设计被引量:2
2016年
文章设计了一种利用移位型计数器进行设计的分频器,并且可以通过改变反馈网络来控制分频系数或寄存器个数实现任意整数分频。通过VHDL硬件描述语言设计,在QuartusⅡ软件下进行功能仿真,测试结果证明了该设计的可行性。
易欢肖顺文李怡琳杨湲
关键词:分频器VHDLFPGA
共1页<1>
聚类工具0