您的位置: 专家智库 > >

周曙光

作品数:14 被引量:22H指数:3
供职机构:广西科技大学更多>>
发文基金:广西省自然科学基金广西研究生教育创新计划广西壮族自治区自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 7篇期刊文章
  • 6篇专利
  • 1篇学位论文

领域

  • 8篇自动化与计算...

主题

  • 8篇基于FPGA
  • 7篇PLC
  • 7篇FPGA
  • 6篇脉冲
  • 6篇脉冲分配器
  • 6篇控制器
  • 5篇逻辑运算
  • 4篇控制模块
  • 3篇电路
  • 3篇堆栈
  • 3篇寻址
  • 3篇用户
  • 3篇用户程序
  • 3篇数据传输
  • 3篇组合逻辑
  • 3篇组合逻辑电路
  • 3篇逻辑电路
  • 3篇脉冲控制
  • 3篇脉冲作用
  • 3篇控制器设计

机构

  • 14篇广西科技大学
  • 3篇桂林电子科技...

作者

  • 14篇周曙光
  • 13篇蔡启仲
  • 11篇李克俭
  • 7篇张炜
  • 6篇余玲
  • 4篇蒋玉新
  • 4篇李静
  • 3篇孙培燕
  • 3篇潘绍明
  • 3篇覃永新
  • 3篇黄仕林
  • 2篇张玲玲
  • 1篇未庆超

传媒

  • 4篇计算机测量与...
  • 1篇测控技术
  • 1篇广西工学院学...
  • 1篇计算机工程与...

年份

  • 3篇2015
  • 4篇2014
  • 7篇2013
14 条 记 录,以下是 1-10
排序方式:
基于FPGA的PLC位信息输出控制器设计被引量:3
2014年
提出应用FPGA设计PLC位信息输出与读取控制器的思路。该控制器执行输出位信息相关命令时,在内部时序脉冲控制下按照Y编号地址自主完成位信息在位存储单元的寻址和读写操作;论述了控制器的电路构成和基本原理,应用Verilog HDL语言实现硬件电路的构建与连接;测试表明,该控制器在PLC用户程序执行过程中可以自主将位信息按要求输出和读取,使输出位信息命令的执行与系统其它功能模块实现并行处理,提高了PLC执行指令序列的速度,缩短了PLC扫描周期。
周曙光李克俭蔡启仲未庆超李静
关键词:FPGA控制器PLCVERILOG
基于FPGA的PLC数据输出控制IP核设计被引量:1
2014年
提出应用FPGA设计PLC数据输出控制IP核的思路。该IP核执行输出数据相关命令时,在内部时序脉冲控制下按照Y编号地址自主完成数据在存储单元的寻址和读写操作;论述了控制器的工作原理和电路设计,应用Verilog语言实现硬件电路的构建及功能;测试表明:该IP核可以自主完成对数据处理和输出要求,使数据输出与系统其它功能模块实现并行处理,提高了PLC运行速度。
周曙光李克俭蔡启仲李静张玲玲
关键词:FPGA数据输出IP核
基于FPGA的PLC并行计数器的设计被引量:3
2013年
构建了一种采用ARM与FPGA协同并行工作实现计数功能的PLC控制系统;设计了ARM-FPGA系统的通信方式与协议,实现了ARM与FPGA之间快速高效的通信;由于PLC内部包含了数量较多的计数器,因此在FPGA中采用串行方式与并行方式相结合的方法实现PLC计数功能,经过分析与测试可知,该设计方法不仅可以保证计数器的最高计数频率可达到97.6kHz,即完成256个计数器操作仅需10.24μs的时间周期,还能提高系统工作效率与减少硬件资源耗用;通过对FPGA内部功能模块的仿真测试与ARM-FPGA系统联合测试,验证了ARM-FPGA系统可以初步实现PLC的预期功能,其中FPGA可以稳定高速地实现计数功能。
张炜李克俭蔡启仲周曙光
关键词:PLC计数FPGAARM通信
基于FPGA的PLC并行定时器的设计被引量:9
2013年
构建了一种采用ARM与FPGA协同并行工作实现定时功能的PLC控制系统。设计了ARM-FPGA系统的通信方式与协议,实现了ARM与FPGA之间快速高效的通信。由于PLC内部包含了数量较多的定时器,因此在FPGA中采用串行方式与并行方式相结合的方法实现PLC定时功能,经过分析与测试可知,该设计方法不仅可以保证定时器的计时误差在1ms以内,还能提高系统工作效率与减少硬件资源耗用。通过对FPGA内部功能模块的仿真测试与ARM-FPGA系统联合测试,验证了ARM-FPGA系统可以初步实现PLC的预期功能,其中FPGA可以稳定精确地实现定时功能。
张炜李克俭蔡启仲周曙光
关键词:可编程控制器现场可编程门阵列计时误差
并行操作逻辑运算及其控制器
一种并行操作逻辑运算及其控制器,包括命令译码与操作位存储模块、脉冲分配器、多操作位逻辑运算控制模块、双操作位逻辑运算控制模块、时序控制模块、先进后出位单元堆栈和输出控制器;该控制器应用FPGA设计硬连接控制电路,在系统W...
李克俭蔡启仲覃永新张炜余玲蒋玉新周曙光
文献传递
寻址功能与存储单元一体化存储控制器
一种寻址功能与存储单元一体化存储控制器,包括命令寄存及地址暂存控制模块、存储单元、组合逻辑电路模块、脉冲分配器、数据传输控制模块和地址通道控制模块;该存储控制器应用FPGA设计硬连接控制电路,不但具有普通存储器的访问功能...
李克俭蔡启仲余玲潘绍明周曙光黄仕林孙培燕
文献传递
并行操作逻辑运算及其控制器
一种并行操作逻辑运算及其控制器,包括命令译码与操作位存储模块、脉冲分配器、多操作位逻辑运算控制模块、双操作位逻辑运算控制模块、时序控制模块、先进后出位单元堆栈和输出控制器;该控制器应用FPGA设计硬连接控制电路,在系统W...
李克俭蔡启仲覃永新张炜余玲蒋玉新周曙光
文献传递
基于FPGA的PLC并行数据输出控制器设计被引量:3
2013年
构建了一种采用ARM与FPGA协同并行工作实现的PLC控制系统.通过设计硬连接控制电路为核心的FPGA并行输出控制器,实现FPGA与PLC之间自主高效的数据传输.解决了数据刷新,读写操作时ARM指令过多,导致PLC需要执行多条ARM指令而对执行用户程序速度产生影响的问题.该控制器根据读写数据命令的要求,按内部时序自主组织和输出数据,不需要PLC系统参与控制.相对已有接口电路,自主和并行可加快数据输出速度,减少处理器使用率,提高PLC系统的速度与工作效率.
周曙光李克俭蔡启仲张炜
关键词:FPGAPLC控制器
基于FPGA的PLC输出控制器设计
PLC在用户程序执行过程中,需要频繁的对输出映像存储器进行读写位信息和数据的操作,由于ARM微处理器没有位处理指令,需要添加专用程序用于位信息处理,高速位信息输出操作和数据按4位一组在输出映像存储器的读写操作。这样,对输...
周曙光
关键词:PLCFPGAVERILOG
文献传递
基于FPGA的并行操作逻辑运算控制器的设计被引量:3
2013年
构建了一种采用ARM与FPGA协同并行工作实现逻辑运算功能的PLC控制系统;以FPGA硬连接控制电路为核心,设计了可并行执行多操作位的逻辑运算控制器;该控制器能与执行其他功能指令的控制器并行工作,并且在脉冲分配器的脉冲作用下,可自主完成PLC逻辑运算指令;在设计中采用了自顶向下的方法,并使用Verilog HDL语言实现了相关硬件的构建和连接;经过测试可知,该控制器可以自主完成逻辑运算指令的执行,并且执行一条PLC逻辑运算指令仅需50ns,提高了梯形图程序的运算速度,在保证系统稳定性的前提下可以正确完成PLC逻辑运算功能。
李静蔡启仲张炜周曙光
关键词:PLCFPGA逻辑运算控制器
共2页<12>
聚类工具0