您的位置: 专家智库 > >

潘瑞雪

作品数:3 被引量:0H指数:0
供职机构:上海交通大学微电子学院更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇锁相
  • 2篇锁相环
  • 2篇锁相环设计
  • 2篇USB2.0
  • 1篇电路
  • 1篇电容
  • 1篇印制板
  • 1篇印制板电路
  • 1篇运放
  • 1篇制板
  • 1篇时钟
  • 1篇时钟数据恢复
  • 1篇相位
  • 1篇相位裕度
  • 1篇接口
  • 1篇集成电路
  • 1篇USB2.0...
  • 1篇CMOS
  • 1篇CMOS工艺
  • 1篇补偿电容

机构

  • 3篇上海交通大学

作者

  • 3篇潘瑞雪
  • 2篇李章全
  • 1篇周健军
  • 1篇陈泽强

传媒

  • 2篇信息技术

年份

  • 3篇2008
3 条 记 录,以下是 1-3
排序方式:
应用于USB2.0的CMOS锁相环设计
2008年
以应用于USB2.0接收端的480MHz锁相环作为设计实例,阐述了锁相环集成电路设计的要素,给出了模块设计思路和仿真波形,并比较了集成电路和印制板电路锁相环的设计方法,展示两种设计思路上的共性和差异。
潘瑞雪周健军李章全
关键词:锁相环集成电路CMOS印制板电路
应用于USB2.0时钟数据恢复的锁相环设计
USB2.0接口因为其高速和热插拔特性在现代消费类电子接口技术上有着广泛的应用。根据接收的数据恢复数据和时钟,提供给数字系统一个精准的一个低抖动、与工艺无关数据时钟在数据接收部分非常关键。 本文采用锁相环技术实...
潘瑞雪
关键词:USB2.0接口时钟数据恢复锁相环CMOS工艺
文献传递
二级运放建立时间与相位裕度的分析与优化
2008年
提出了一种分析两级运算放大电路建立时间和相位裕度的方法。该方法主要是通过对二级运算放大器的小信号分析,找出建立时间与相位裕度的关系,然后通过计算机仿真得出最短建立时间的相位裕度。仿真结果显示,在相位裕度为55.2°~72.85°时,建立时间能够取到最小值。最后,在已知最优化相位裕度的基础上,得出补偿电容CC的关系式,从而可以更好更方便地去设计两级运算放大器。
陈泽强李章全潘瑞雪
关键词:相位裕度补偿电容
共1页<1>
聚类工具0