您的位置: 专家智库 > >

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 3篇电路
  • 3篇电路设计
  • 2篇接口协议
  • 1篇倒换
  • 1篇电路设计与实...
  • 1篇主备倒换
  • 1篇自同步
  • 1篇逻辑控制
  • 1篇解码
  • 1篇解码器
  • 1篇解码器设计
  • 1篇基于FPGA
  • 1篇加扰
  • 1篇SERDES
  • 1篇8B/10B

机构

  • 3篇中国地质大学

作者

  • 3篇姚亚峰
  • 3篇霍兴华
  • 3篇陈登
  • 1篇贾茜茜
  • 1篇谭宇
  • 1篇欧阳靖

传媒

  • 3篇电视技术

年份

  • 3篇2014
3 条 记 录,以下是 1-3
排序方式:
JESD204B接口协议中的加扰电路设计被引量:9
2014年
数据加扰有助于避免在高速串行传输中出现频谱杂散,对JESD204B协议规定的加扰电路进行了具体设计和实现。首先详细描述了协议要求,以8位并行加扰为例阐述了自同步加扰和解扰的电路原理,最后根据解扰器输出状态与初始状态值有关这一问题提出了改进的电路结构以及关键设计代码。仿真结果表明,该改进电路完全满足协议要求,可应用于JESD204B规范的高速串行接口电路设计。
霍兴华姚亚峰贾茜茜陈登
JESD204B接口协议中的8B/10B解码器设计被引量:3
2014年
JESD204B是一种用于数据转换器和逻辑器件内部高速互连的行业新标准,可支持高达12.5 Gbit/s的多通道同步和串行数据传输。设计和实现了一种符合JESD204B协议规范的8B/10B解码器,除了能够正确解码外,还包括控制字符、判断电路、数据极性检测和错误码字检测电路。利用极性信息简化了解码电路,利用组合逻辑提高了检错和极性检测速度,采取并行处理的拓扑结构加快了电路运行速度。跟其他典型电路相比,在芯片面积上缩小了近50%,最高工作频率提高了25%,满足JESD204B协议的指标要求。
陈登姚亚峰欧阳靖霍兴华
关键词:SERDES电路设计
基于FPGA主备倒换的电路设计与实现被引量:1
2014年
针对机架式OLT通信设备在运行时必须具备高可靠性,同时结合光接入网域中数据业务冗余备份的实际需求,提出一种基于FPGA逻辑控制的主备倒换电路的设计,实现主备设备的快速且无缝式倒换。通过FPGA读取和传递主备状态信息的编码替代传统主备CPU之间发送报文的通信模式,使得CPU在启动过程中的各个状态更加平稳、主备竞争机制更加完善。应用表明,该方法在提高倒换速度及稳定性方面效果明显。
谭宇姚亚峰陈登霍兴华
关键词:主备倒换逻辑控制
共1页<1>
聚类工具0