您的位置: 专家智库 > >

郝子轶

作品数:4 被引量:7H指数:1
供职机构:浙江大学电气工程学院更多>>
发文基金:上海市自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇容错
  • 1篇低功耗
  • 1篇电路
  • 1篇电路稳定性
  • 1篇电子技术
  • 1篇电子技术基础
  • 1篇动态检测
  • 1篇页面
  • 1篇容错能力
  • 1篇容错性
  • 1篇容错性能
  • 1篇实验箱
  • 1篇能量效率
  • 1篇轻量
  • 1篇轻量级
  • 1篇内存
  • 1篇内存管理
  • 1篇内存管理单元
  • 1篇纠错
  • 1篇缓冲器

机构

  • 4篇浙江大学
  • 1篇复旦大学

作者

  • 4篇郝子轶
  • 2篇孟建熠
  • 1篇李春强
  • 1篇姚缨英
  • 1篇姜俊敏
  • 1篇蓝帆
  • 1篇杨婷
  • 1篇陈晨
  • 1篇项晓燕

传媒

  • 1篇计算机应用研...
  • 1篇浙江大学学报...
  • 1篇中国现代教育...

年份

  • 1篇2017
  • 1篇2016
  • 1篇2014
  • 1篇2011
4 条 记 录,以下是 1-4
排序方式:
基于Labview和ARM的便携多功能电子技术基础实验箱设计被引量:7
2011年
利用ARM7内核32位单片机LPC2148作为主控芯片MCU,单片集成DDS数字相位合成信号发生器AD9850,配合与计算机的通信和声卡的信号采集系统,和基于Labview开发的计算机上位程序,实现便携式多功能电子技术基础实验箱。计算机程序通过数据采集,进行处理和显示,实现虚拟示波器功能。系统与配有常用器件的自由电路板一起安放于小盒子中,提供便携的实验环境,为电子技术基础实验课堂演示、学生的自主实验研究带来便利,在电子技术课程的教学中提出了互动实践的创新模式。
姜俊敏郝子轶蓝帆姚缨英
关键词:便携LABVIEW实验箱
基于动态检测纠正技术的时序容错处理器研究
传统的处理器电路设计,通过引入大量的静态设计余量来保证处理器在工艺、电压、温度(process,voltage,temperature,PVT)等变动下的工作稳定性,但是静态设计余量带来的冗余电路明显增加了电路的成本和功...
郝子轶
关键词:容错能力能量效率
一种基于连续页面归并回收的旁路转换缓冲器
2014年
旁路转换缓冲器(TLB)是内存管理单元中加速虚拟页号到物理页号转换过程的核心部件。基于程序连续页面分配访问的局部性特征,提出一种基于连续页面归并回收的TLB地址映射框架。在基于两路组相联结构的Main TLB基础上,设计一个用于合并回收页面的RTLB,当Main TLB由于地址映射块冲突发生替换时,检查Main TLB中是否存在与旧翻译信息的虚拟页号(VPN)、物理页号(PPN)都连续的表项,并临时缓存到RTLB进行连续页面归并,合并后的表项映射范围扩大,有效提高了TLB的映射效率。基于EEMBC测试基准的实验表明,在表项数相同的情况下,提出的TLB与传统TLB相比,缺失率降低了47.72%,平均访问时间降低了4.42%,具有高性能、低功耗的特点。
杨婷郝子轶李春强孟建熠
关键词:内存管理单元低功耗高性能
轻量级现场纠正的错误消除寄存器设计
2017年
针对时序错误实时检测和纠正技术中存在的检错成本和纠错性能问题,提出一种基于轻量级现场纠错技术的错误消除寄存器.错误消除寄存器采用自带的内部虚拟节点作为错误检测点,以无额外成本的方式实现时序错误的实时检测;基于观测到的高低电平信息,直接在寄存器内部进行错误纠正,通过仅增加4个额外晶体管的代价,完成即时的现场纠错.错误消除寄存器没有使用复杂的外置翻转探测电路进行错误检测,并且也没有使用额外的存储单元用于错误纠正,因此引入的额外面积和额外功耗极低.为评估错误消除寄存器的时序容错能力和电路效率提升能力,在中芯国际40nm工艺下将该寄存器集成到商用嵌入式处理器CK802中进行实验.实验结果表明,错误消除寄存器大幅度降低了容错处理器的面积成本和性能损失,相比现有技术,在同电压下有10.9%的性能提升,在同性能下有17.7%的功耗优化.
郝子轶项晓燕陈晨孟建熠
关键词:电路稳定性轻量级容错性能
共1页<1>
聚类工具0