您的位置: 专家智库 > >

徐辉

作品数:5 被引量:14H指数:2
供职机构:重庆邮电大学更多>>
发文基金:重庆市自然科学基金重庆市教育委员会科学技术研究项目更多>>
相关领域:电子电信更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信

主题

  • 2篇采样
  • 1篇单粒子
  • 1篇单粒子效应
  • 1篇电流
  • 1篇电流检测
  • 1篇电路
  • 1篇电路设计
  • 1篇电平移位
  • 1篇设计方法
  • 1篇死区
  • 1篇死区时间
  • 1篇同步降压
  • 1篇同步降压型
  • 1篇驱动电路
  • 1篇驱动电路设计
  • 1篇转换器
  • 1篇斜坡补偿
  • 1篇开关
  • 1篇开环
  • 1篇降压型

机构

  • 5篇重庆邮电大学
  • 5篇中国电子科技...
  • 3篇重庆大学

作者

  • 5篇徐辉
  • 3篇刘明
  • 3篇冯小刚
  • 2篇张正平
  • 2篇胡永贵
  • 1篇徐世六
  • 1篇周前能
  • 1篇李儒章
  • 1篇王永禄
  • 1篇刘佳
  • 1篇苏丹
  • 1篇张龙生

传媒

  • 5篇微电子学

年份

  • 5篇2014
5 条 记 录,以下是 1-5
排序方式:
一种同步降压型DC-DC转换器驱动电路设计被引量:4
2014年
设计了一种适用于同步整流降压型DC-DC转换器的驱动电路,包含电平移位、死区时间控制及过零检测等模块。分析了电路整体及各个模块的结构和工作原理,并基于0.35μm BCD工艺模型库,通过Cadence Spectre进行仿真验证。仿真结果表明,本电路可以有效地控制死区时间,抑制反向电流,提高转换器的效率。
苏丹胡永贵徐辉
关键词:驱动电路电平移位死区时间过零检测
一种用于DC-DC变换器的斜坡补偿电路设计被引量:2
2014年
峰值电流控制模式在DC-DC变换器中得到广泛应用,同时也带来了开环不稳定的问题。提出一种应用于DC-DC变换器的斜坡补偿电路。该电路将电流检测放大器的输出与斜坡信号叠加,实现了斜坡补偿。采用基于0.35μm的BCD工艺模型库,通过Cadence Spectre仿真验证,该电路可以有效地抑制次谐波振荡,提高DC-DC变换器的稳定性。
徐辉胡永贵
关键词:电流检测斜坡补偿
一种基于CMOS工艺的高速采样保持电路的设计被引量:1
2014年
设计了一种基于CMOS工艺的高速采样保持电路。该电路采用了开环双路双差分结构。详细分析了引起电路非线性的原因,并采用了新的结构来提高电路的线性度。仿真结果表明,在电源电压为1.9V,输入信号频率为393.75MHz,采样率为1.6GS/s,负载为0.5pF时,该电路的无杂散动态范围(SFDR)为80.5dB,总谐波失真(THD)为-78.6dB,有效位为12.7位。该电路具有高采样率、高SFDR和较强驱动能力等优点。
刘明徐世六张正平徐辉谭智琴冯小刚
关键词:采样保持开环CMOS
一种高速采样/保持电路的设计与分析被引量:6
2014年
介绍了一种高速采样/保持电路,分析了电路的非线性效应。该电路基于0.18μm GeSi BiCMOS工艺,采用全差分开环结构,通过射极负反馈和前馈误差放大器来改善输入缓冲放大器的线性度。采用交换式射极跟随器开关,可以提高电路的采样速度,减小谐波失真。三级级联的输出缓冲减小了下垂率,并增大对后级电路的驱动能力。在3.3V电源电压和500fF负载电容下,采用Cadence Spectre进行仿真分析。结果显示,在相干采样模式下,采样率为1.28GS/s时,在27℃温度下,整个电路的SFDR为77dB,THD为-68.38dB,功耗为133mW;采样率为2.5GS/s时,各个温度下均满足8位的精度要求,可用于高速A/D转换器。
谭智琴王永禄张龙生张正平刘明冯小刚徐辉
关键词:采样GESIBICMOS
基于标准工艺的抗单粒子数字单元设计方法被引量:1
2014年
基于0.18μm CMOS混合信号标准工艺,研究了一种抗单粒子数字单元的设计方法。采用的单粒子加固措施包括:在时序逻辑的电路结构中采用RC滤波结构;在版图结构中采用N+/P+保护环结构以及增加阱接触和衬底接触的通孔数目。以D触发器DFFX2为例,验证了其具有良好的单粒子加固性能。参照标准数字单元库设计流程,开发了一款抗单粒子数字单元库,并应用于高性能数据转换器项目中。
冯小刚李儒章刘佳周前能谭智琴徐辉刘明
关键词:单粒子效应辐照加固
共1页<1>
聚类工具0