您的位置: 专家智库 > >

于增辉

作品数:16 被引量:14H指数:3
供职机构:中国科学院微电子研究所更多>>
发文基金:国家高技术研究发展计划国家科技重大专项更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 9篇期刊文章
  • 7篇专利

领域

  • 9篇电子电信
  • 3篇自动化与计算...

主题

  • 13篇低功耗
  • 13篇功耗
  • 8篇助听器
  • 7篇数字助听器
  • 5篇存储器
  • 4篇电路
  • 4篇译码电路
  • 3篇译码
  • 3篇译码器
  • 3篇时钟
  • 3篇时钟周期
  • 3篇滤波器
  • 3篇滤波器组
  • 3篇LDPC译码
  • 3篇LDPC译码...
  • 2篇多通道
  • 2篇译码结构
  • 2篇硬件
  • 2篇硬件实现
  • 2篇折叠

机构

  • 15篇中国科学院微...
  • 3篇湖南大学
  • 1篇中国科学院大...

作者

  • 16篇于增辉
  • 12篇黑勇
  • 10篇陈黎明
  • 7篇周玉梅
  • 5篇徐欣锋
  • 3篇袁甲
  • 3篇郭琨
  • 2篇李春阳
  • 2篇朱勇旭
  • 2篇乔树山
  • 2篇胡晓宇
  • 2篇薛金勇
  • 2篇李新泽
  • 1篇赵慧冬
  • 1篇晏敏
  • 1篇范军
  • 1篇王晓琴
  • 1篇曾健平
  • 1篇胡锦
  • 1篇凌康

传媒

  • 4篇微电子学与计...
  • 1篇宇航计测技术
  • 1篇半导体技术
  • 1篇微电子学
  • 1篇哈尔滨工程大...
  • 1篇微纳电子与智...

年份

  • 1篇2023
  • 1篇2020
  • 1篇2018
  • 1篇2017
  • 2篇2015
  • 3篇2013
  • 2篇2012
  • 3篇2011
  • 1篇2010
  • 1篇2006
16 条 记 录,以下是 1-10
排序方式:
基于低功耗ASIP的循环缓存的设计被引量:2
2011年
针对ASIP处理器的低功耗设计要求,提出了多段式的循环缓存结构.该结构与原有的循环缓存结构相比,提高了缓存存储器的利用率.本设计通过减少对主存储器的读操作和缓存存储器的写操作的方式来降低程序存储器的功耗.在SMIC的0.13μm工艺条件下,将该结构应用于助听器处理器中,并进行功耗验证.分析表明,该方法以较小的面积开销,最高可将存储器的功耗降低大约50%,有效的降低程序存储器的功耗.
胡锦李新泽黑勇于增辉陈黎明
关键词:存储器低功耗
一种超低功耗RC振荡器设计被引量:4
2018年
基于SMIC 55 nm CMOS工艺,设计并制备了工作在1.2 V电源电压下的超低功耗RC振荡器。该振荡器主要包括运算放大器、压控振荡器(VCO)、基准电流源、低温漂电阻和可修调开关电容以及非交叠时钟产生电路。该振荡器用工作在亚阈值区的运算放大器和VCO取代了传统单比较器型RC振荡器中的比较器,显著降低了功耗;用开关电容取代了充放电电容,并且将输出时钟的频率转换成了阻抗,与参考电阻进行比较。利用负反馈环路锁定了输出时钟信号频率,从而得到了稳定的时钟信号。测试结果表明,1.2 V电源电压、27℃环境下,该RC振荡器的输出时钟信号频率为32.63 kHz,功耗为65 nW;在-10-100℃,其温度系数为1.95×10(-4)/℃;在0.7-1.8 V电源电压内,其电源电压调整率为3.2%/V。芯片面积为0.168 mm2。
胡安俊胡晓宇范军范军袁甲
关键词:RC振荡器超低功耗温度补偿亚阈值
基于存储器折叠架构优化的低功耗LDPC译码器
本发明公开了一种基于存储器折叠架构优化的低功耗LDPC译码器,包括输入缓存、输出缓存、校验节点运算单元、变量节点运算单元、存储单元、地址产生单元、控制单元以及互联网络。本发明提供的基于存储器折叠架构优化的低功耗LDPC译...
于增辉郭琨黑勇周玉梅朱勇旭李春阳
机器人听觉系统中的低功耗拾音器设计与研究
2020年
听觉系统是机器人最主要的信息输入之一,其获取的声音质量直接决定了机器人执行的效果。低功耗则是电源受限机器人的首要需求。提出了一种基于高集成度核心主控芯片的低功耗拾音器,其中高集成度核心主控芯片是整个系统的核心,不仅完成了声音信号的高质量处理,而且实现了整个系统的控制、供电、时钟生成等功能。提出的低功耗拾音器具有体积小、功耗低、拾音质量好的特点。经实测,低功耗拾音器的平均工作功耗为6.9 mW,体积约为3.5 cm3,其声音质量较独立麦克风提升约14 dB。
王晓琴乔树山胡晓宇詹毅于增辉汪鹏罗孟杰
关键词:拾音器低功耗机器人
应用于助听器的带限NLMS反馈抑制算法及硬件实现被引量:2
2011年
文中提出了一种应用于数字助听器的基于前置高通滤波的带限NLMS(Band-limited Normalized Least-Mean-Square)自适应反馈抑制算法.与传统NLMS算法相比,该算法通过前置滤波器滤除输入信号中不可能产生自激振荡的频率部分,提高了算法性能.仿真结果表明,在降低系统失准系数(WEVN),提高收敛稳定性和提升反馈信号抑制比(SFR)等方面都有显著改善.此外,文中给出了该算法的硬件实现架构.在系统1MHz工作频率条件下,该模块后仿功耗仅为127μW.
吴兆胜黑勇袁甲于增辉陈黎明乔树山
关键词:助听器
一种存储器低功耗优化方法及其应用
2010年
根据在特定的VLSI系统中存储器读写地址以自然顺序连续变化为主的特点,提出一种基于折叠与数据打包的结构变换方法,通过减少存储器访问次数实现功耗优化。在SMIC 0.13μm工艺条件下进行分析,结果表明:该方法以较小的面积开销,即可使功耗降低约50%。基于此方法进行优化,设计了一种适用于CMMB系统的低功耗LDPC译码器。分析表明,在面积仅分别增大1.2%和6.0%的前提下,该LDPC译码器功耗分别降低21%和33%。
于增辉黑勇郭琨李新泽陈黎明
关键词:存储器VLSI折叠结构数据打包LDPC译码器
多通道数字助听器算法及低功耗VLSI设计被引量:3
2012年
改进了多通道数字助听器中的听力补偿和噪声消除算法,并进行了低功耗VLSI设计.听力补偿方面,提出一种改进的多通道宽动态范围压缩(WDRC)算法;该方法降低了存储和计算开销,并抑制了对残余背景噪音的过度放大.噪声消除方面,利用语音谱和噪声谱的帧间相关性,改进了传统的多子带谱相减算法,使之在硬件实现时便于并行运算,同时不影响消噪性能.最后,综合采用多种低功耗设计方法,在SMIC的130nm工艺条件下,完成了基于上述算法的多通道数字助听器VLSI设计.后仿结果表明,该设计总功耗仅为228μW.
于增辉黑勇陈黎明徐欣锋吴兆胜
关键词:数字助听器多通道听力补偿噪声消除低功耗
助听器多通道宽动态范围压缩的低功耗硬件实现被引量:3
2012年
多通道宽动态范围压缩(WDRC)是数字助听器听力补偿的常用算法,其增益计算涉及较多非线性运算(对数、指数),硬件实现功耗较大.为解决该问题,根据增益计算中声压级(SPL)检测的特点,提出一种基于查表法的多通道WDRC低功耗硬件实现方法,将信号的平均能量直接映射为线性刻度的增益,完全避免了非线性运算.并且,该方法采用合适的表格区间划分达到较小的误差;对查表结果进行递归平滑,抑制增益波动的同时,可灵活调整启动时间和释放时间.仿真表明,该方法得到的增益与直接计算的结果比较吻合,且波动较小.此外,因无需对I/O曲线作分段线性的约束,使该方法具有较大的配置灵活性.在SMIC的0.13μm工艺条件下,基于该方法完成了32通道WDRC的VLSI设计并流片.实测结果表明,该设计的功耗仅为19.2μW.
于增辉黑勇薛金勇于伽陈黎明周玉梅
关键词:数字助听器多通道低功耗硬件实现VLSI
数据传输方法、装置、电子设备及存储介质
本公开提供了一种数据传输方法、装置、电子设备及存储介质,可以应用于数据传输技术领域。该方法包括:基于初始数据的数据量确定传输方式;基于传输方式确定初始数据对应的传输地址,传输地址包括源地址和目的地址;在初始数据的数据格式...
赵慧冬刘欢袁甲于增辉凌康张晓辉刘旭
低功耗WOLA滤波器组及其综合阶段电路
本发明公开了一种低功耗WOLA滤波器组及其综合阶段的电路,适用于采用多通道信号处理技术的数字助听器。本发明采用以非连续地址读取数据进行“乘-累加”和“乘-加”运算、模寻址和改变初始读写地址代替数据移位操作、折叠结构的存储...
于增辉黑勇周玉梅陈黎明徐欣锋
共2页<12>
聚类工具0