您的位置: 专家智库 > >

于伽

作品数:2 被引量:5H指数:2
供职机构:中国科学院微电子研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇低功耗
  • 1篇多通道
  • 1篇硬件
  • 1篇硬件实现
  • 1篇数字助听器
  • 1篇助听器
  • 1篇功耗
  • 1篇VLSI

机构

  • 2篇中国科学院微...

作者

  • 2篇陈黎明
  • 2篇黑勇
  • 2篇于伽
  • 1篇于增辉
  • 1篇周玉梅
  • 1篇薛金勇

传媒

  • 1篇微电子学与计...
  • 1篇哈尔滨工程大...

年份

  • 2篇2012
2 条 记 录,以下是 1-2
排序方式:
随机测试程序发生器的设计与实现被引量:2
2012年
随机测试程序生成技术是当前处理器功能验证中一项重要的支撑技术.本设计面向一种专用指令集处理器FlexEngine,在指令集模型建立时,按功能分类,实现对处理器关键单元的选择性测试;引入ISS对指令执行的动态数据分析,增加了寄存器数据范围监控、死循环预警等指令约束.实验结果表明,本设计的选择性测试功能,能够在3000条程序的测试长度下,对关键模块达到超过90%的覆盖率,有效提高了测试效率.
于伽黑勇陈黎明
助听器多通道宽动态范围压缩的低功耗硬件实现被引量:3
2012年
多通道宽动态范围压缩(WDRC)是数字助听器听力补偿的常用算法,其增益计算涉及较多非线性运算(对数、指数),硬件实现功耗较大.为解决该问题,根据增益计算中声压级(SPL)检测的特点,提出一种基于查表法的多通道WDRC低功耗硬件实现方法,将信号的平均能量直接映射为线性刻度的增益,完全避免了非线性运算.并且,该方法采用合适的表格区间划分达到较小的误差;对查表结果进行递归平滑,抑制增益波动的同时,可灵活调整启动时间和释放时间.仿真表明,该方法得到的增益与直接计算的结果比较吻合,且波动较小.此外,因无需对I/O曲线作分段线性的约束,使该方法具有较大的配置灵活性.在SMIC的0.13μm工艺条件下,基于该方法完成了32通道WDRC的VLSI设计并流片.实测结果表明,该设计的功耗仅为19.2μW.
于增辉黑勇薛金勇于伽陈黎明周玉梅
关键词:数字助听器多通道低功耗硬件实现VLSI
共1页<1>
聚类工具0